发明名称 存储器功率管理
摘要 本发明描述了一种存储系统,在所述存储系统中,多个存储模块与存储控制器连接。依赖于所述存储模块所执行的功能,每一个存储模块的功率状态受到控制。当在特定的存储模块上没有正在执行读取或写入操作时,则可以使电路的至少一部分以低功率模式运行。通过禁用时钟可将与所述存储模块相关联的存储电路置于低功率模式。可通过在所述存储电路处于低功率模式的同时发布刷新指令来保证所述存储电路的数据完整性,所述刷新指令通过如下方式发布:启用时钟,发布刷新指令,以及在所述刷新操作完成之后禁用时钟。
申请公布号 CN101884033B 申请公布日期 2016.09.28
申请号 CN200880105724.5 申请日期 2008.08.28
申请人 提琴存储器公司 发明人 马克西姆·阿德尔曼;乔恩·C·R·班尼特
分类号 G06F12/00(2006.01)I 主分类号 G06F12/00(2006.01)I
代理机构 广州三环专利代理有限公司 44202 代理人 郝传鑫
主权项 一种具有多个存储模块的存储系统中的存储模块,包括:总线接口;控制器,配置成发布自动刷新指令和提供时钟控制信号;和多个易失性动态随机存取存储DRAM电路;每个易失性DRAM电路具有包括启用状态或禁用状态的时钟控制输入,并且时钟控制在写入操作或读取操作执行期间设置为启用并且在完成正在进行的写入或读取操作时设置为禁用,其中,当数据没有正被读取或者写入所述易失性动态随机存取存储电路时并且自动刷新操作待执行时,所述时钟控制的状态设置为启用并且通过所述控制器向所述易失性DRAM电路发布所述自动刷新指令;所述时钟控制的状态在所述自动刷新操作完成之后设置为禁用;以及,在没有执行自刷新操作的情形下进行所述读取操作、写入操作或所述自动刷新操作中任意操作之间的转换。
地址 美国新泽西州