发明名称 |
一种基于FPGA的高性能运算PCI-e加速卡 |
摘要 |
本实用新型公开了一种基于FPGA的高性能运算PCI‑e加速卡,包括PCI‑e总线桥接模块,所述PCI‑e总线桥接模块的通信端通过接口逻辑模块与FPGA核心运算模块连接,所述FPGA核心运算模块的通信端分别与应用程序存储模块和同步静态随机存取模块连接。本实用新型的加速卡采用目前应用广泛的PCI‑e总线接口,技术成熟,传输速度块,可满足当前高速运算的应用。 |
申请公布号 |
CN205507633U |
申请公布日期 |
2016.08.24 |
申请号 |
CN201620262359.0 |
申请日期 |
2016.03.31 |
申请人 |
无锡市同威软件有限公司 |
发明人 |
辛建平 |
分类号 |
G06F1/16(2006.01)I |
主分类号 |
G06F1/16(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种基于FPGA的高性能运算PCI‑e加速卡,其特征在于,包括PCI‑e总线桥接模块,所述PCI‑e总线桥接模块的通信端通过接口逻辑模块与FPGA核心运算模块连接,所述FPGA核心运算模块的通信端分别与应用程序存储模块和同步静态随机存取模块连接;其中,所述PCI‑e总线桥接模块用于将PCI‑e总线接口及时序转化为通用的局部总线接口和时序;所述接口逻辑模块用于在PCI‑e总线桥接模块与局部总线接口之间进行时序控制;所述FPGA核心运算模块用于将需要运算的数据通过算法将其转化为数据结果,并进行处理与存储,并提供查询和控制用的局部总线接口;所述应用程序存储模块用于存储用户自己的算法及应用程序;所述同步静态随机存取模块用于存放用户的临时变量。 |
地址 |
214000 江苏省无锡市蠡园开发区滴翠路100号(创意园)7号楼3楼西侧 |