发明名称 一种显示面板的栅极驱动装置及显示装置
摘要 本发明公开了一种显示面板的栅极驱动方法、驱动装置及显示装置,该驱动装置具有第一模式和第二模式两种驱动模式,在以第一模式驱动时,由于减少了显示每帧画面时驱动栅线的数目,因此不仅可以达到降低功耗的目的,并且由于人眼的视觉暂留效应,还可以在降低功耗的同时保证仍具有较好的显示画面品质;在以第二模式驱动时,由于在显示每一帧画面时均逐行驱动每一行栅线,因此可以使显示面板具有极佳的显示画面品质。因此上述驱动装置通过在第一模式和第二模式之间的自由切换,可以达到在任意时刻减少驱动栅线数目以达到降低功耗的目的。
申请公布号 CN104157249B 申请公布日期 2016.05.11
申请号 CN201410338853.6 申请日期 2014.07.16
申请人 京东方科技集团股份有限公司;成都京东方光电科技有限公司 发明人 蒋学;李兴华;贺伟
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种显示面板的驱动装置,包括与第一触发信号端相连用于驱动显示面板上奇数行栅线的第一栅极驱动器和与第二触发信号端相连用于驱动显示面板上偶数行栅线的第二栅极驱动器;其特征在于,还包括:串联于所述第一触发信号端与所述第一栅极驱动器之间的第一选通控制模块,以及串联于所述第二触发信号端与所述第二栅极驱动器之间的第二选通控制模块;其中,所述第一选通控制模块和所述第二选通控制模块均具有接收模式控制信号的模式控制信号端,所述第一选通控制模块还具有接收第一选通时钟信号的第一选通时钟信号端,所述第二选通控制模块还具有接收第二选通时钟信号的第二选通时钟信号端;在所述模式控制信号为第一状态时:所述第一选通控制模块用于在所述第一选通时钟信号为有效信号时,将所述第一触发信号端发送的第一触发信号发送给所述第一栅极驱动器以逐行驱动奇数行栅线;所述第二选通控制模块用于在所述第二选通时钟信号为有效信号时,将所述第二触发信号端发送的第二触发信号发送给所述第二栅极驱动器以逐行驱动偶数行栅线;在所述模式控制信号为第二状态时:所述第一选通控制模块用于将所述第一触发信号发送给所述第一栅极驱动器以逐行驱动奇数行栅线;所述第二选通控制模块用于将所述第二触发信号发送给所述第二栅极驱动器以逐行驱动偶数行栅线;所述第一选通时钟信号和所述第二选通时钟信号相位相反、周期相同,且所述第一选通时钟信号和所述第二选通时钟信号的周期均为两帧画面时间;所述第一选通控制模块,具体包括:第一与非门、第二与非门、第一非门和第二非门;其中,所述第一非门的输入端为所述第一选通控制模块的第一选通时钟信号端,所述第一非门的输出端与所述第一与非门的第一输入端相连;所述第一与非门的第二输入端为所述第一选通控制模块的模式控制信号端,所述第一与非门的输出端与所述第二与非门的第一输入端相连;所述第二与非门的第二输入端与所述第一触发信号端相连,所述第二与非门的输出端与所述第二非门的输入端相连;所述第二非门的输出端与所述第一栅极驱动器相连;或者,所述第一选通控制模块,具体包括:第一晶体管,第二晶体管和第三晶体管;其中,所述第一晶体管的栅极和所述第二晶体管的栅极均为所述第一选通控制模块的模式控制信号端,所述第一晶体管的源极和所述第二晶体管的源极均与所述第一触发信号端相连,所述第一晶体管的漏极与所述第三晶体管的源极相连,所述第二晶体管的漏极分别与所述第一栅极驱动器和所述第三晶体管的漏极相连;所述第三晶体管的栅极为所述第一选通控制模块的第一选通时钟信号端;且所述第一晶体管为N型晶体管,所述第二晶体管为P型晶体管;或所述第一晶体管为P型晶体管,所述第二晶体管为N型晶体管。
地址 100015 北京市朝阳区酒仙桥路10号