发明名称 一种VGA信号矫正器及信号矫正方法
摘要 本发明公开了一种VGA信号矫正器及信号矫正方法,矫正器包括输入采集模块、FPGA芯片电路以及与所述FPGA芯片电路相连接的数模转换输出接口;所述输入采集模块,用以对接收到的VGA信号进行AD数据采集;所述FPGA芯片电路包括数据统计模块,数据分析模块、帧存储模块以及行场重建输出模块;本发明通过对采样数据中的行信号H1进行权重采集获得视频有效行数据;并基于视频有效行数据进行视频数据裁剪以及行场重建处理,输出新的以行信号H2和场信号V2特征的视频信号;使得VGA信号在长距离传输后仍然能够自动矫正图像,并在过VGA矩阵后仍然能够正确输出图像。从而使得施工方不用担心VGA信号的线缆过长导致图像无法自动校准的问题。
申请公布号 CN105577987A 申请公布日期 2016.05.11
申请号 CN201510815167.8 申请日期 2015.11.19
申请人 大连科迪视频技术有限公司 发明人 张坛;周春雷
分类号 H04N5/21(2006.01)I 主分类号 H04N5/21(2006.01)I
代理机构 大连东方专利代理有限责任公司 21212 代理人 杨威;李洪福
主权项 一种VGA信号矫正器,其特征在于:包括输入采集模块、FPGA芯片电路以及与所述FPGA芯片电路相连接的数模转换输出接口;所述输入采集模块,用以对接收到的VGA信号进行AD数据采集,并将采样数据发送至FPGA芯片电路,所述采样数据包括采集到的RGB信号、行信号H1、场信号V1以及时钟信号CLK1;所述FPGA芯片电路包括数据统计模块,数据分析模块、帧存储模块以及行场重建输出模块;所述数据统计模块连接所述输入采集模块;所述数据分析模块连接所述数据统计模块;所述行场重建输出模块分别连接所述帧存储模块以及数模转换输出接口;其中,所述数据统计模块接收所述采样数据,基于时钟信号CLK1对所述采样数据中的行信号H1进行权重采集并存储;所述数据分析模块读取所述数据统计模块存储权重采集后的视频数据,获得视频有效行数据;所述帧存储模块根据数据分析模块得到的视频有效行数据将视频数据裁剪为若干帧图像数据,并将各帧图像数据按照以行起始的方式进行存储,存储周期按照输入采集模块提供的CLK1时钟设定;所述行场重建输出模块基于与所述输入采集模块一致的采样频率信息以及时钟信号CLK2将各帧图像数据重建为行信号H2和场信号V2的视频信号。
地址 116023 辽宁省大连市高新区火炬路32号A座23层