发明名称 | 一种确定链路延时的方法、装置和通信设备 | ||
摘要 | 本发明公开了一种确定链路延时的方法,该方法包括:依据预设的分频倍数对解析所得的每个数据通道的第一LMFC进行分频,得到对应每个数据通道的第二LMFC,并依据所述第二LMFC分别将所述每个数据通道中的数据写入相应缓存;依据SYSREF信号和预设的LMFC间隔产生第三LMFC,并依据所述第三LMFC分别将每个数据通道中的数据从相应缓存中读出;其中,所述第二LMFC的周期与所述第三LMFC的周期相同。本发明还同时公开了一种实现所述方法的装置和通信设备。 | ||
申请公布号 | CN105578585A | 申请公布日期 | 2016.05.11 |
申请号 | CN201410542155.8 | 申请日期 | 2014.10.14 |
申请人 | 深圳市中兴微电子技术有限公司 | 发明人 | 杨丽宁;郝鹏;黄灿 |
分类号 | H04W56/00(2009.01)I | 主分类号 | H04W56/00(2009.01)I |
代理机构 | 北京派特恩知识产权代理有限公司 11270 | 代理人 | 高洁;姚开丽 |
主权项 | 一种确定链路延时的方法,其特征在于,该方法包括:依据预设的分频倍数对解析所得的每个数据通道的第一本地多帧时钟LMFC进行分频,得到对应每个数据通道的第二LMFC,并依据所述第二LMFC分别将所述每个数据通道中的数据写入相应缓存;依据系统参考SYSREF信号和预设的LMFC间隔产生第三LMFC,并依据所述第三LMFC分别将每个数据通道中的数据从相应缓存中读出;其中,所述第二LMFC的周期与所述第三LMFC的周期相同。 | ||
地址 | 518085 广东省深圳市盐田区大梅沙1号厂房 |