发明名称 一种差分I2C总线通信接口电路
摘要 本发明公开了一种差分I2C总线通信接口电路,包括数据信号收/发转换模块,差分数据信号传输模块,时钟信号收/发转换模块和差分时钟信号传输模块。本发明的差分I2C总线通信接口电路通过利用两个RS485接口芯片将串行时钟SCL和串行数据SDA的TTL电平转换为差分信号传输,解决了现有的I2C总线通信时抗干扰能力差、通信距离短的问题,提高了电路的抗干扰能力,实现了远距离双向传输通信。
申请公布号 CN105471420A 申请公布日期 2016.04.06
申请号 CN201410423409.4 申请日期 2014.08.26
申请人 深圳中德世纪新能源有限公司 发明人 袁绪平
分类号 H03K19/0175(2006.01)I 主分类号 H03K19/0175(2006.01)I
代理机构 代理人
主权项 一种差分I2C总线通信接口电路,其特征在于:包括数据信号收/发转换模块,差分数据信号传输模块,时钟信号收/发转换模块和差分时钟信号传输模块;所述数据信号收/发转换模块用于接收本地I2C的SDA端发出的TTL电平信号并传输,或者接收从所述差分数据信号传输模块发送的TTL电平信号并传输到本地I2C的SDA端,同时,用于控制所述差分数据信号传输模块的收/发使能状态;所述差分数据信号传输模块用于接收所述数据信号收/发转换模块发送的TTL电平信号并转换成差分数据信号后向远端I2C发送,或者接收从远端I2C发送的差分数据信号并转换成TTL电平信号后发送到所述数据信号收/发转换模块;所述时钟信号收/发转换模块用于接收本地I2C的SCL端发出的TTL电平信号并传输,或者接收从所述差分时钟信号传输模块发送的TTL电平信号并传输到本地I2C的SCL端,同时,用于控制所述差分时钟信号传输模块的收/发使能状态;所述差分时钟信号传输模块用于接收所述时钟信号收/发转换模块发送的TTL电平信号并转换成差分时钟信号后向远端I2C发送,或者接收从远端I2C发送的差分数据信号并转换成TTL电平信号后发送到所述时钟信号收/发转换模块。
地址 518000 广东省深圳市福田区金田路卓越世纪中心1号楼4301-4303