发明名称 Clock generator with minimum long term jitter
摘要 본 발명은 롱 텀 지터를 최소한으로 할 뿐만 아니라 다이내믹 레인지를 높이기 위해 출력되는 클럭신호의 위상도 선택할 수 있는 클럭발생기를 개시(disclose)한다. 상기 클럭발생기는 저주파수의 기준클럭신호를 이용하여 고주파수의 클럭신호를 생성하며, 제어장치, 디지털 위상고정루프회로, 차지펌프 위상고정루프회로 및 분주기를 구비한다. 상기 제어장치는 상기 기준클럭신호 및 곱셈인자에 응답하여 분주인자 및 제1내부클럭신호를 생성한다. 상기 디지털 위상고정루프회로는 상기 기준클럭신호, 상기 분주인자 및 상기 제1내부클럭신호에 응답하여 제2내부클럭신호를 생성한다. 상기 차지펌프 위상고정루프회로는 상기 제2내부클럭신호를 이용하여 복수 개의 제3내부클럭신호를 생성한다. 상기 분주기는 위상선택신호, 상기 분주인자 및 상기 제3내부클럭신호에 응답하여 상기 클럭신호를 생성한다.
申请公布号 KR101591338(B1) 申请公布日期 2016.02.19
申请号 KR20090026948 申请日期 2009.03.30
申请人 삼성전자주식회사;고려대학교 산학협력단 发明人 김철우;김우석;송민영;박재진;김지현;곽영호
分类号 H03L7/087;H03L7/093 主分类号 H03L7/087
代理机构 代理人
主权项
地址