发明名称 |
多核心微处理器之共享电源的分散式管理 |
摘要 |
理器提供分散式逻辑并结合用来指示与操作状态相关的电源,如所欲电压和频率比之方法,以共享微处理器电源资源,如一调压器模组(VRM)及锁相回路(PLL)。每个核心产生一数值来指示核心的一所欲操作状态。每个核心也从彼此共享可用资源的核心接收一对应值,并计算出一符合每个共享可用资源之核心的最小需求量之综合值。基于核心是否为了控制或调节可用资源而被选为一主要核心,每个核心更有条件地将此综合值从核心送到可用资源,无须使用任何在复数个核心外部的主动逻辑电路,便可将综合值提供给可用共享资源。 |
申请公布号 |
TWI519941 |
申请公布日期 |
2016.02.01 |
申请号 |
TW103106400 |
申请日期 |
2011.12.22 |
申请人 |
威盛电子股份有限公司 |
发明人 |
嘉斯金斯 达鲁斯D;亨利 G 葛兰 |
分类号 |
G06F1/32(2006.01);G06F15/76(2006.01);G06F9/50(2006.01) |
主分类号 |
G06F1/32(2006.01) |
代理机构 |
|
代理人 |
陈达仁 |
主权项 |
一种微处理器,包含:复数个晶片,每个该些晶片包含:复数个核心;及一锁相回路(PLL),具有一频率比输入值,其中该PLL产生一核心时脉信号来供给该晶片中的该复数个核心之每一者,其中该核心时脉信号具有一频率,其为该微处理器基于该频率比输入值所收到的一汇流排时脉信号与该频率比输入值之乘积;其中,该些核心之每一者产生一第一频率比值,其指示该核心的所欲频率比,并从自己的该晶片中的其余该些核心接收该第一频率比值,以及产生一第二频率比值,其为该晶片中所有该些核心的该些第一频率比值之最大者;其中,如果该核心是该晶片的一主要核心,则该些核心之每一者提供该第二频率比值至该PLL,而如果该核心不是该晶片的该主要核心,则提供一零值。
|
地址 |
新北市新店区中正路533号8楼 |