发明名称 半导体装置的制造方法
摘要 本发明提供一种以简单制造方法且将步骤数量的增加抑制到最小限度、并且能够防止金属向半导体衬底扩散的半导体装置的制造方法。在半导体衬底(1)的外周部依次形成具有防止金属扩散的功能的第一材料膜(2)及第二材料膜(3)、针对第一药液的刻蚀速度比第一材料膜(2)充分慢并且针对第二药液的刻蚀速度比第二材料膜(3)充分慢的第三材料膜(4)。之后,形成槽结构之后,形成埋入用绝缘膜(6)并进行平坦化处理。之后,使用第二药液湿法刻蚀除去主面侧第二材料膜(3),直到形成在主面侧的第一材料膜(2)露出,并且使用第一药液,湿法刻蚀除去主面侧的第一材料膜(2),直到半导体衬底面在主面侧露出。
申请公布号 CN101378014A 申请公布日期 2009.03.04
申请号 CN200810214274.5 申请日期 2008.08.29
申请人 夏普株式会社 发明人 岩田裕史
分类号 H01L21/02(2006.01);H01L21/31(2006.01) 主分类号 H01L21/02(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 闫小龙;刘宗杰
主权项 1.一种半导体装置的制造方法,其特征在于,具有:第一步骤,至少在半导体衬底的主面侧和背面侧,依次形成具有防止金属扩散的功能的第一材料膜、具有防止金属扩散的功能并且材料与所述第一材料膜不同的第二材料膜、以及针对第一药液的刻蚀速度比所述第一材料膜慢并且针对第二药液的刻蚀速度比所述第二材料膜慢的第三材料膜;第二步骤,在所述第一步骤结束后,在所述半导体衬底的主面侧,将所述第一材料膜、所述第二材料膜及所述第三材料膜的层叠结构构图为预定的图形形状,在所述主面侧,使一部分所述半导体衬底面露出;第三步骤,在所述第二步骤结束后,对残留在所述主面侧的所述第三材料膜进行刻蚀除去,并且,对在所述主面侧露出的所述半导体衬底进行干法刻蚀处理,形成槽结构;第四步骤,在所述第三步骤结束后,在所述主面侧的整个面上形成材料与所述第二材料膜不同的埋入用绝缘膜;第五步骤,在所述第四步骤结束后,对所述主面侧进行平坦化处理,直到所述第二材料膜的表面在所述主面侧露出;第六步骤,在所述第五步骤结束后,使用所述第二药液进行湿法刻蚀处理,刻蚀除去所述主面侧的所述第二材料膜,直到形成在所述主面侧的所述第一材料膜露出;第七步骤,在所述第六步骤结束后,使用所述第一药液进行湿法刻蚀处理,刻蚀除去所述主面侧的所述第一材料膜,直到所述半导体衬底面在所述主面侧露出,所述第一步骤将所述第三材料膜形成得比所述第三材料膜由所述第六步骤及所述第七步骤刻蚀的膜厚厚。
地址 日本大阪府大阪市