发明名称 薄膜晶体管阵列基板及电子墨水显示装置
摘要 本发明公开了一种薄膜晶体管阵列基板及电子墨水显示装置,该一种薄膜晶体管阵列基板,包括基板、多条扫描线、多条数据线以及多个像素。其中,像素包括薄膜晶体管以及像素电极,而像素电极位于薄膜晶体管的上方并与其电性连接。薄膜晶体管包括第一栅极、第一绝缘层、半导体层、源极、漏极、第二绝缘层以及至少一第二栅极,其中,第二栅极配置于半导体层上方的第二绝缘层上,且第二栅极与第一栅极电性相连。第二栅极能够减少经由薄膜晶体管的漏电流现象。
申请公布号 CN100547800C 申请公布日期 2009.10.07
申请号 CN200610149946.X 申请日期 2006.10.19
申请人 元太科技工业股份有限公司 发明人 许育祯;吴淇铭
分类号 H01L27/12(2006.01)I;H01L23/522(2006.01)I;H01L29/786(2006.01)I;H01L29/423(2006.01)I;G02F1/167(2006.01)I;G09F9/37(2006.01)I 主分类号 H01L27/12(2006.01)I
代理机构 北京律诚同业知识产权代理有限公司 代理人 徐金国;梁 挥
主权项 1.一种薄膜晶体管阵列基板,其特征在于,包括:一基板;多条扫描线与多条数据线,配置于该基板上;多个像素,每一该像素电性连接至该扫描线之一与该数据线之一,每一像素包括一薄膜晶体管以及与该薄膜晶体管电性连接的一像素电极,且该像素电极是位于该薄膜晶体管的上方,其中该薄膜晶体管包括:一第一栅极,与对应的该扫描线电性连接;一第一绝缘层,覆盖该第一栅极;一半导体层,配置于该第一栅极上方的该第一绝缘层上;一源极与一漏极,配置于该半导体层上且部份覆盖该半导体层,且该源极与对应的该数据线电性连接,该漏极与该像素电极电性连接;一第二绝缘层,覆盖该源极、该漏极以及该半导体层;以及至少一第二栅极,配置于该半导体层上方的该第二绝缘层上,且该第二栅极与该第一栅极电性相连。
地址 中国台湾新竹市科学工业园区力行一路3号
您可能感兴趣的专利