发明名称 驱动电路
摘要 本发明提供一种驱动电路,用于驱动一负载。该驱动电路包括输出级元件、第一N型金属氧化物半导体(N-type metal-oxide-semiconductor,NMOS)晶体管、以及第一P型金属氧化物半导体(P-type metal-oxide-semiconductor,PMOS)晶体管。输出级元件耦接于操作电压源与驱动电路的输出节点之间。第一NMOS晶体管,具有栅极、耦接输出节点之漏极、以及耦接接地端之源极。第一PMOS晶体管具有栅极、耦接接地端之漏极、以及耦接驱动电路的输出节点之源极。
申请公布号 CN103208982B 申请公布日期 2015.09.23
申请号 CN201210461615.5 申请日期 2012.11.16
申请人 联发科技股份有限公司 发明人 陈俊吉
分类号 H03K17/08(2006.01)I 主分类号 H03K17/08(2006.01)I
代理机构 北京万慧达知识产权代理有限公司 11111 代理人 于淼;杨颖
主权项 一种驱动电路,用以驱动耦接该驱动电路之一输出节点的一负载,该驱动电路包括:一输出级元件,耦接于该输出节点;一第一N型金属氧化物半导体(NMOS)晶体管,其漏极耦接该输出节点,以及其源极耦接一接地端,其中,该第一NMOS晶体管根据一第一驱动信号而受控制;以及一第一P型金属氧化物半导体(PMOS)晶体管,其漏极耦接该接地端,其栅极接收一控制信号,以及其源极耦接该输出节点,其中,在一第一时间点,该第一驱动信号由一第一高电压位准切换至一第一低电压位准,且该控制信号处于一第二低电压位准,其中,在由该第一时间点至一第二时间点之间的期间中,该第一驱动信号保持为该第一低电压位准,该控制信号由该第二低电压位准朝向一第二高电压位准逐渐地改变,该第二时间点晚于该第一时间点。
地址 中国台湾新竹科学工业园区新竹市笃行一路一号