发明名称 高电源抑制比的基准电压源
摘要 本实用新型公开了一种高电源抑制比的基准电压源。高电源抑制比的基准电压源包括第一电阻、第一NPN管、第二NPN管、第二电阻、第三NPN管、第一PMOS管、第三电阻、第四电阻、第四NPN管、第五电阻、第五NPN管、第六电阻、第六NPN管、第二PMOS管、第三PMOS管和第四PMOS管。利用本实用新型提供的高电源抑制比的基准电压源能提高电源抑制比。
申请公布号 CN204631678U 申请公布日期 2015.09.09
申请号 CN201520372782.1 申请日期 2015.06.01
申请人 杭州宽福科技有限公司 发明人 齐盛
分类号 G05F3/26(2006.01)I 主分类号 G05F3/26(2006.01)I
代理机构 代理人
主权项 高电源抑制比的基准电压源,其特征在于:包括第一电阻、第一NPN管、第二NPN管、第二电阻、第三NPN管、第一PMOS管、第三电阻、第四电阻、第四NPN管、第五电阻、第五NPN管、第六电阻、第六NPN管、第二PMOS管、第三PMOS管和第四PMOS管;所述第一电阻的一端接电源电压VCC,另一端接所述第一NPN管的基极和集电极和所述第三NPN管的基极;所述第一NPN管的基极和集电极接在一起再接所述第一电阻的一端和所述第三NPN管的基极,发射极接所述第二NPN管的基极和集电极;所述第二NPN管的基极和集电极接在一起再接所述第一NPN管的发射极,发射极接地;所述第二电阻的一端接电源电压VCC,另一端接所述第三NPN管的集电极;所述第三NPN管的基极接第一电阻的一端和所述第一NPN管的基极和集电极,集电极接所述第二电阻的一端,发射极接所述第三电阻的一端和所述第一PMOS管的漏极;所述第一PMOS管的栅极接所述第二PMOS管的栅极和漏极和所述第六NPN管的集电极,漏极接所述第三NPN管的发射极和所述第三电阻的一端,源极接所述第四PMOS管的栅极和漏极和所述第三PMOS管的栅极;所述第三电阻的一端接所述第三NPN管的发射极和所述第一PMOS管的漏极,另一端接所述第四电阻的一端和所述第五电阻的一端并作为基准电压VREF输出端;所述第四电阻的一端接所述第三电阻的一端和所述第五电阻的一端,另一端接所述第四NPN管的基极和集电极和所述第五NPN管的基极;所述第四NPN管的基极和集电极接在一起再接所述第四电阻的一端和所述第五NPN管的基极,发射极接地;所述第五电阻的一端接所述第三电阻的一端和所述第四电阻的一端,另一端接所述第五NPN管的集电极和所述第六NPN管的基极;所述第五NPN管的基极接所述第四电阻的一端和所述第四NPN管的基极和集电极,集电极接所述第五电阻的一端和所述第六NPN管的基极,发射极接所述第六电阻的一端;所述第六电阻的一端接所述第五NPN管的发射极,另一端接地;所述第六NPN管的基极接所述第五电阻的一端和所述第五NPN管的集电极,集电极接所述第一PMOS管的栅极和所述第二PMOS管的栅极和漏极,发射极接地;所述第二PMOS管的栅极和漏极接在一起再接所述第一PMOS管的栅极和所述第六NPN管的集电极,源极接所述第三PMOS管的漏极;所述第三PMOS管的栅极接所述第一PMOS管的源极和所述第四PMOS管的栅极和漏极,漏极 接所述第二PMOS管的源极,源极电源电压VCC;所述第四PMOS管的栅极和漏极接在一起再接所述第一PMOS管的源极和所述第三PMOS管的栅极,源极接电源电压VCC。
地址 310053 浙江省杭州市滨江区南环路4028号