发明名称 并行处理器中的共享存储结构及方法
摘要 本发明属于计算机体系结构领域,特别涉及并行处理器中的信息存储与传递。其技术方案是:一种并行处理器中的共享存储结构,包括:数个信息通道,读写双通道存储器,数个多播计数器组,以及仲裁器。本发明提供了并行处理器多线程间的信息传递机制,实现信息的多播传输,通常只需要一个时钟就可以完成访存互斥检验,大大降低了通信开销和功耗。本发明的结构与方法还可以在可编程处理器阵列上高效地实现并行运算。
申请公布号 CN104899008A 申请公布日期 2015.09.09
申请号 CN201510346816.4 申请日期 2015.06.23
申请人 北京玉华骢科技股份有限公司 发明人 李萍萍;杨新宪;张振龙
分类号 G06F9/38(2006.01)I;G06F15/167(2006.01)I 主分类号 G06F9/38(2006.01)I
代理机构 代理人
主权项 一种并行处理器中的共享存储结构,其特征是:它包括:数个信息通道,读写双通道存储器,数个多播计数器组,以及仲裁器;所述数个信息通道各自连接多个并行处理器,每一所述并行处理器执行2‑16个线程;所述的数个信息通道均包括:地址信号线端、存储使能信号线端、读写选择信号线端、字节选择信号线端、输入数据信号线端、输出数据信号线端、输出有效信号线端;所述输入数据信号线端中包括:输入数据线端、多播计数线端、以及阻塞/非阻塞模式线端;所述读写双通道存储器用于存取所述线程间传递的数据,数据宽度为4个字节,能够按字节存取,数据是32位的单精度字或者64位的双精度字;所述的数个多播计数器组各自包含n个计数器,所述计数器用于记载多播计数信息,由地址信号选取,相应的信号控制进行读、写和递减操作;所述仲裁器执行轮循仲裁算法,每次选择一个所述线程对所述读写双通道存储器进行读写。
地址 100192 北京市海淀区西小路口66号中关村东升科技园B-2楼D101A48室