发明名称 一种用于芯片设计的智能布线系统设计方法
摘要 本发明公开了一种用于芯片设计的智能布线系统设计方法,步骤为:1,提取画线工具所需的输入信息,形成初始信息文本;2,对初始信息文本进行解析,读取pin、I/O PAD信息;3,计算pin和I/O PAD对应关系,根据其位置关系和初始信息对其进行分组;4,对pin_name和I/O PAD_name进行匹配;5,芯片上下左右四个方向旋转至某一特定方向进行布线处理,对组内多个同名电源线问题采用启发式算法,先画靠近I/O PAD的线,保证可连通性,处理完成再将计算结果反旋转至其实际方向,完成布线;6,进行结果输出和检查。本发明实现了快速智能布线,大大降低人工工作量,提高设计效率,有效保证画线正确性及规整性。
申请公布号 CN104850692A 申请公布日期 2015.08.19
申请号 CN201510229863.0 申请日期 2015.05.07
申请人 中国科学院自动化研究所 发明人 肖偌舟;张志伟;王惠娟;孙文钦;丁光新;任威丽
分类号 G06F17/50(2006.01)I 主分类号 G06F17/50(2006.01)I
代理机构 北京博维知识产权代理事务所(特殊普通合伙) 11486 代理人 方振昌
主权项 一种用于芯片设计的智能布线系统设计方法,其特征在于,包括以下步骤:步骤1,提取画线工具所需的输入信息,形成初始信息文本;步骤2,对初始信息文本进行解析,读取pin、I/O PAD信息;步骤3,计算pin和I/O PAD对应关系,根据其位置关系和初始信息对其进行分组;步骤4,对pin_name和I/O PAD_name进行匹配;步骤5,芯片上下左右四个方向旋转至某一特定方向进行布线处理,对组内多个同名电源线问题采用启发式算法,先画靠近I/O PAD的线,保证可连通性,处理完成再将计算结果反旋转至其实际方向,完成布线;步骤6,进行结果输出和检查。
地址 100080 北京市海淀区中关村东路95号