发明名称 一种稳定形计算机开关逻辑控制器
摘要 本实用新型公开了一种稳定形计算机开关逻辑控制器,一种稳定形计算机开关逻辑控制器,包括逻辑控制电路、DSP控制器、稳流放大电路和整流电路,所述DSP控制器产生用于移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号和用于逻辑控制电路的时钟脉冲信号,所述的逻辑控制电路输出用于驱动移相全桥同步整流电路中次级侧同步整流管的驱动信号;所述的稳流放大电路连接在DSP控制器和逻辑控制电路之间;本实用新型能够对传统的DSP输出信号进行稳流放大,抗干扰能力强,而且本实用新型电路结构简单,体积小,安装调整和技术维护都很方便。
申请公布号 CN204465375U 申请公布日期 2015.07.08
申请号 CN201520062003.8 申请日期 2015.01.21
申请人 陕西理工学院 发明人 林勇
分类号 H02M7/219(2006.01)I 主分类号 H02M7/219(2006.01)I
代理机构 代理人
主权项 一种稳定形计算机开关逻辑控制器,其特征在于,包括逻辑控制电路、DSP控制器、稳流放大电路和整流电路,所述DSP控制器产生用于移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号和用于逻辑控制电路的时钟脉冲信号,所述的逻辑控制电路输出用于驱动移相全桥同步整流电路中次级侧同步整流管的驱动信号;所述的稳流放大电路连接在DSP控制器和逻辑控制电路之间;所述的稳流放大电路包括三极管Q2、三极管Q1、电阻R1、电阻R2和电阻R3;DSP控制器信号输出接口通过电阻R1和三极管Q2的基极相连,三极管Q2的发射极和三极管Q1基极连接,三级管Q1的基极和电阻R3的一端连接,三极管Q1的集电极和三极管Q2的基极相连,三极管Q1的集电极和电阻R2的一端相连,电阻R3的另一端和三极管Q2的基极相连形成回路,电阻R2的另一端和三极管Q1的发射极相连并接地,三极管Q2的集电极与逻辑控制电路连接;逻辑控制电路包含一个与门AND1、两个非门NOT1和NOT2、一个或门OR1、一个JK触发器D1;第一驱动信号PWMA通过稳流放大电路放大后和与门AND1的第一输入端、第一非门NOT1的输出端和与门AND1的第二输入端相连,第二驱动信号PWMB经稳流放大电路放大后和非门NOT1输入端相连,第一驱动信号PWMA经放大后还和或门OR1的第一输入端相连,第二驱动信号PWMB经放大后还和或门OR1的第二输入端相连,或门OR1的输出端和第二非门NOT2的输入端相连,与门AND1的输出端和触发器D1的第一输入端J相连,第二非门NOT2的输出端与触发器D1的第二输入端K相连,DSP控制器的时钟脉冲信号输出端与触发器D1的时钟输入端相连。
地址 723001 陕西省汉中市汉台区朝阳路陕西理工学院