发明名称 一种模拟链路硬件失效检测电路及方法
摘要 本发明公开了一种模拟链路硬件失效检测电路及方法,包括加法器、第一低通滤波器、采样保持电路、多路复用器、A/D转换电路、DSP芯片、CPU、以及信号发生器;加法器的输入端与互感器的四路输出端相连接,加法器的输出端与第一低通滤波器的输入端相连接,采样保持电路输入端分别与信号发生器的输出端、第一低通滤波器的输出端及互感器的输出端相连接,采样保持电路的输出端与多路复用器的输入端相连接,多路复用器的输出端与DSP芯片的输入端相连接,DSP芯片的输出端与CPU8的输入端、多路复用器的控制端、信号发生器的控制端及被检测电网的控制端相连接。该电路及方法避免硬件故障导致的误判,保证电网可靠运行。
申请公布号 CN104698369A 申请公布日期 2015.06.10
申请号 CN201510122378.3 申请日期 2015.03.19
申请人 西电通用电气自动化有限公司 发明人 任艳兵;刘平;张小宁;严结实
分类号 G01R31/316(2006.01)I 主分类号 G01R31/316(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 徐文权
主权项 一种模拟链路硬件失效检测电路,其特征在于,包括加法器(1)、第一低通滤波器(2)、采样保持电路(4)、多路复用器(5)、A/D转换电路(6)、DSP芯片(7)、CPU(8)、信号发生器、以及用于采集被检测电网的四路模拟信号的互感器;所述加法器(1)的输入端与互感器的四路输出端相连接,加法器(1)的输出端与第一低通滤波器(2)的输入端相连接,采样保持电路(4)的六路输入端分别与信号发生器的输出端、第一低通滤波器(2)的输出端及互感器的四路输出端相连接,采样保持电路(4)的输出端与多路复用器(5)的输入端相连接,多路复用器(5)的输出端与DSP芯片(7)的输入端相连接,DSP芯片(7)的输出端与CPU(8)的输入端、多路复用器(5)的控制端、信号发生器的控制端及被检测电网的控制端相连接。
地址 710018 陕西省西安市经济技术开发区凤城六路101号