发明名称 |
访问命令/地址寄存器装置中存储的数据 |
摘要 |
通过跨地址总线将数据传递给与数据总线连接的装置,由连接到数据总线的装置从中读取数据,来读取没有连接到数据总线的寄存器。寄存器驻留在经由地址总线连接到存储器装置(其连接到地址总线和数据总线)的寄存器装置中。主处理器触发寄存器装置通过地址总线向存储器装置上的寄存器传递信息。主处理器然后从存储器装置的寄存器中读取该信息。 |
申请公布号 |
CN104636271A |
申请公布日期 |
2015.05.20 |
申请号 |
CN201410831992.2 |
申请日期 |
2011.12.22 |
申请人 |
英特尔公司 |
发明人 |
K.S.拜恩斯;K.J.拉夫;G.弗吉斯;S.萨 |
分类号 |
G06F12/08(2006.01)I;G06F13/16(2006.01)I;G06F13/20(2006.01)I |
主分类号 |
G06F12/08(2006.01)I |
代理机构 |
中国专利代理(香港)有限公司 72001 |
代理人 |
朱君;汤春龙 |
主权项 |
一种用于接收控制字(CW)的设备,所述设备包括:包括至少一个页的动态随机存取存储器(DRAM),所述至少一个页具有至少一个多用途寄存器(MPR),所述动态随机存取存储器(DRAM)还包括: 第一接口,所述第一接口在操作上耦合到地址总线时要用于接收CW以及将所述CW提供给具体MPR;以及 第二接口,所述第二接口在通信上耦合到所述至少一个具有至少一个MRP的页,其中: 在所述第一接口耦合到所述地址总线期间要使用所述第一接口对所述至少一个具有至少一个MRP的页进行写,而在所述第二接口耦合到所述数据总线期间要使用所述第二接口对所述至少一个具有至少一个MRP的页进行读。 |
地址 |
美国加利福尼亚州 |