发明名称 |
一种产生交流IRIG-B码装置及方法 |
摘要 |
本发明公开了一种产生交流IRIG-B码装置及其方法,装置包括MAX10型FPGA、参考源输入电路、ROM电路、模数转换电路、隔离电路,参考源输入电路的时间报文数据传输至MAX10型FPGA的PPS和UART端口,所述ROM电路与MAX10型FPGA的WP、SCL、SDA的端口连接,用于MAX10型FPGA从ROM电路中取出相应峰峰值的数字量传递至模数转换电路,MAX10型FPGA获得时间信息和秒脉冲的信号后,将信号导入模数转换电路,通过模数转换电路中的模数转换器获得交流IRIG-B码编码小信号,模数转换电路连接隔离电路,交流IRIG-B码编码小信号通过隔离电路中的隔离变压器后输出调制后的交流IRIG-B码。本发明输出精度高;应用MAX10型FPGA解决方案,电路结构简单、调试方便、稳定性高、可靠性强。 |
申请公布号 |
CN104579336A |
申请公布日期 |
2015.04.29 |
申请号 |
CN201510013924.X |
申请日期 |
2015.01.12 |
申请人 |
南京大全自动化科技有限公司 |
发明人 |
吴军;陈栩;李进;王学虎;张官勇;陈军;刘佰川;高富春 |
分类号 |
H03L7/18(2006.01)I |
主分类号 |
H03L7/18(2006.01)I |
代理机构 |
苏州市中南伟业知识产权代理事务所(普通合伙) 32257 |
代理人 |
王倩 |
主权项 |
一种产生交流IRIG‑B码装置,其特征在于:所述装置包括MAX10型FPGA、参考源输入电路、ROM电路、模数转换电路、隔离电路,所述参考源输入电路的时间报文数据传输至MAX10型FPGA的PPS和UART端口,所述ROM电路与MAX10型FPGA的WP、SCL、SDA的端口连接,用于MAX10型FPGA从ROM电路中取出相应峰峰值的数字量传递至模数转换电路,所述MAX10型FPGA获得时间信息和秒脉冲的信号后,将信号导入模数转换电路,通过模数转换电路中的模数转换器获得交流IRIG‑B码编码小信号,所述模数转换电路连接隔离电路,交流IRIG‑B码编码小信号通过隔离电路中的隔离变压器后输出调制后的交流IRIG‑B码。 |
地址 |
211100 江苏省南京市江宁区隐龙路28号 |