发明名称 |
显示装置及其栅极驱动电路 |
摘要 |
本发明公开了一种显示装置及其栅极驱动电路。该栅极驱动电路包括多个移位寄存电路,多个移位寄存电路以串联方式进行级联,每一移位寄存电路包括:第一上拉电路;第二上拉电路;第一电容;第一下拉电路,其包括第三晶体管;第二下拉电路;下拉控制电路,其耦接于前一级的栅极驱动信号、后一级的栅极驱动信号、第三晶体管的栅极、第四晶体管的栅极、第一电平以及第二电平,下拉控制电路根据前一级的栅极驱动信号和后一级的栅极驱动信号控制第三晶体管和第四晶体管。通过以上方式,本发明能够适用于CMOS制程,并且增加电路稳定性。 |
申请公布号 |
CN104517578A |
申请公布日期 |
2015.04.15 |
申请号 |
CN201410850949.0 |
申请日期 |
2014.12.30 |
申请人 |
深圳市华星光电技术有限公司 |
发明人 |
郝思坤 |
分类号 |
G09G3/36(2006.01)I |
主分类号 |
G09G3/36(2006.01)I |
代理机构 |
深圳市威世博知识产权代理事务所(普通合伙) 44280 |
代理人 |
何青瓦 |
主权项 |
一种栅极驱动电路,其特征在于,所述栅极驱动电路包括多个移位寄存电路,所述多个移位寄存电路以串联方式进行级联,每一所述移位寄存电路包括:第一上拉电路,其包括第一晶体管,所述第一晶体管的栅极和源极与前一级的栅极驱动信号连接;第二上拉电路,其包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的漏极连接,源极与第一时钟信号连接,漏极与栅极驱动信号输出端连接;第一电容,其连接在所述第二晶体管的漏极和栅极之间;第一下拉电路,其包括第三晶体管,所述第三晶体管的源极与所述栅极驱动信号输出端连接,漏极与第一电平连接;第二下拉电路,其包括第四晶体管,所述第四晶体管的源极与所述第一晶体管的漏极连接,漏极与所述第一电平连接;下拉控制电路,其耦接于所述前一级的栅极驱动信号、后一级的栅极驱动信号、所述第三晶体管的栅极、所述第四晶体管的栅极、所述第一电平以及第二电平,所述下拉控制电路根据所述前一级的栅极驱动信号和所述后一级的栅极驱动信号控制所述第三晶体管和所述第四晶体管。 |
地址 |
518000 广东省深圳市光明新区公明办事处塘家社区观光路汇业科技园综合楼1第一层B区 |