发明名称 减小共源共栅堆栈电路的氧化层应力
摘要 一种氧化层应力减小的共源共栅堆栈电路,包括:提供输出电压的共源共栅晶体管堆栈和动态偏置电路,其中该输入电压的幅度大于所述动态偏置电路的组件晶体管的氧化层可靠性电压。所述氧化层应力减小的共源共栅堆栈电路还包括基于输出电压的瞬态极值来提供偏移电压的偏移电压生成器,其中所述偏移电压被施加于共源共栅晶体管堆栈和动态偏置电路,以便减小与氧化层可靠性电压相当的组件晶体管电压。所述氧化层应力减小的共源共栅堆栈电路还包括用与偏移电压成比例的量来修改共源共栅晶体管堆栈和动态偏置电路的偏置电压值的偏置电压电源。此外还提供了一种用于减小共源共栅堆栈电路中的氧化层应力的方法。
申请公布号 CN104282670A 申请公布日期 2015.01.14
申请号 CN201310746914.8 申请日期 2013.12.30
申请人 辉达公司 发明人 塔潘·帕特纳雅克;于世峰
分类号 H01L25/065(2006.01)I;H03K19/003(2006.01)I 主分类号 H01L25/065(2006.01)I
代理机构 北京市磐华律师事务所 11336 代理人 董巍;谢栒
主权项 一种氧化层应力减小的共源共栅堆栈电路,包括:提供输出电压的共源共栅晶体管堆栈和动态偏置电路,其中该输入电压的幅度大于其组件晶体管的氧化层可靠性电压;以及基于所述输出电压的瞬态极值来提供偏移电压的偏移电压生成器,其中所述偏移电压被施加于所述共源共栅晶体管堆栈和动态偏置电路,以便减小与所述氧化层可靠性电压相当的组件晶体管电压。
地址 美国加利福尼亚州