发明名称 |
基于FPGA和DSP的高速电路板串口的调试方法 |
摘要 |
基于FPGA和DSP的高速电路板串口的调试方法,属于电路板串口调试领域。为了解决目前的硬件仿真器对电路板串口进行调试时易出错的问题。所述方法是基于FPGA、DSP和CPLD实现的,所述方法包括:采用FPGA确定运行DSP进行串口调试的时序,所述时序包括接收时序和发送时序的步骤;根据确定的时序,采用DSP实现串口调试的步骤;采用CPLD为DSP和FPGA提供正常的电平范围的步骤。它用于电路板的串口调试。 |
申请公布号 |
CN104200033A |
申请公布日期 |
2014.12.10 |
申请号 |
CN201410455326.3 |
申请日期 |
2014.09.09 |
申请人 |
哈尔滨工业大学 |
发明人 |
陈兴林;刘法志;刘帅;刘启循;魏凯;张之万;范文超;杨绪东 |
分类号 |
G06F17/50(2006.01)I |
主分类号 |
G06F17/50(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
基于FPGA和DSP的高速电路板串口的调试方法,其特征在于,所述方法是基于FPGA、DSP和CPLD实现的,所述方法包括:采用FPGA确定运行DSP进行串口调试的时序,所述时序包括接收时序和发送时序的步骤;根据确定的时序,采用DSP实现串口调试的步骤;采用CPLD为DSP和FPGA提供正常的电平范围的步骤。 |
地址 |
150000 黑龙江省哈尔滨市南岗区西大直街92号 |