发明名称 一种星载计算机实时时钟的维护和校时系统及方法
摘要 本发明公开了一种星载计算机实时时钟的维护和校时系统及方法,采用硬件方式实现地面授时以及星上时间的集中校时,减少了地面授时以及星上时间的误差,提高了软件程序的效率以及星上时间可靠性。本发明采用硬件结构的地面授时模块以及集中校时模块,节省了CPU参与计时和控制的时间,既减少了软件计时的延迟,又有效地释放CPU资源,提高整个系统CPU的利用率;同时,在功能上较原有的设计方法更加灵活,使星上应用程序更加方便,灵活的操作;能够高效、准确的实现星上时间管理,实现了高可靠、自动化的集中校时,对卫星集中校时管理技术的发展具有深远意义。
申请公布号 CN104156302A 申请公布日期 2014.11.19
申请号 CN201410406273.6 申请日期 2014.08.18
申请人 中国航天科技集团公司第九研究院第七七一研究所 发明人 何小青;李阳;行建康;杨涛;李超;宿美佳
分类号 G06F11/34(2006.01)I 主分类号 G06F11/34(2006.01)I
代理机构 西安通大专利代理有限责任公司 61200 代理人 徐文权
主权项 一种星载计算机实时时钟的维护和校时系统,其特征在于:包括均与处理器相连,并且相互独立的地面授时模块和集中校时模块,以及作为时钟源的晶振;地面授时模块包括用于实现地面授时模块与不同处理器之间进行通信的处理器接口模块、用于生成地面授时使能信号的授时控制模块、用于存储计划授入时间值的寄存器模块以及用于完成纳秒、微秒和秒值的累加进位的计数模块;处理器接口模块分别与授时控制模块和寄存器模块相连,授时控制模块和寄存器模块均连接到计数模块上;计数模块包括依次相连的纳秒累加计数器、微秒累加计数器以及秒累加计数器;集中校时模块包括用于实现集中校时模块与不同处理器之间进行通信的处理器接口模块、用于配置校时方向和校时时间,并产生启动信号的集中校时控制模块、用于存储校时方向和校时值的寄存器模块以及用于完成纳秒、微秒和秒值的累加进位的计数模块;处理器接口模块分别与集中校时控制模块和寄存器模块相连,集中校时控制模块和寄存器模块均连接到计数模块上;计数模块包括依次相连的纳秒累加计数器、微秒累加计数器以及秒累加计数器。
地址 710068 陕西省西安市太白南路198号