发明名称 动态电压和频率管理
摘要 在一个实施例中,一种集成电路包括自校准单元,该自校准单元被配置为以分别更低的电源电压幅值对所述集成电路中的逻辑电路重复测试直到该测试失败。采用测试通过的最低电源电压幅值来生成用于所述集成电路的请求电源电压幅值。在一个实施例中,一种集成电路包括:物理地分布在所述集成电路的区域上的多个逻辑门的串联连接;和测量单元,所述测量单元被配置为发起到逻辑门串的逻辑转换,并检测在逻辑门串的输出处的对应的转换。发起与检测之间的时间量用来请求用于集成电路的电源电压幅值。
申请公布号 CN102301308B 申请公布日期 2014.06.04
申请号 CN201080005677.4 申请日期 2010.01.22
申请人 苹果公司 发明人 V·R·万卡纳尔
分类号 G06F1/32(2006.01)I 主分类号 G06F1/32(2006.01)I
代理机构 中国国际贸易促进委员会专利商标事务所 11038 代理人 邹姗姗
主权项 一种集成电路,包括:多个逻辑门,该多个逻辑门物理地分布在所述集成电路的被逻辑电路所占据的区域上,所述逻辑电路执行所述集成电路的操作,其中所述多个逻辑门串联连接成逻辑门串,并且所述多个逻辑门中门的数量大于在提供给所述集成电路的时钟的时钟周期中评估的门延迟的数量,并且时钟定义所述集成电路的工作频率;和测量单元,所述测量单元耦接到所述逻辑门串中的第一个门以及该逻辑门串中的最后一个门,其中,所述测量单元被配置为发起到所述第一个门的逻辑转换,并测量时间直到从所述最后一个门检测到对应的转换,其中,测量的时间与预定时间进行比较,以调整所述集成电路的电源电压。
地址 美国加利福尼亚