发明名称 |
接收电路及接收机 |
摘要 |
GA(3、5)使用规定的增益,将基带的接收信号放大。HPF(4、6)在放大后的接收信号中,阻断低于第1截止频率(fc_norm)的频带的接收信号。ADC(7)将HPF(4、6)的输出信号进行AD变换而输出数字的接收信号。AGC控制单元(9)输出与VGA(3、5)中的规定的增益对应的增益码(DVGA)。VGA增益校正单元(10)将VGA(3、5)的增益进行规定量调整。 |
申请公布号 |
CN103636134A |
申请公布日期 |
2014.03.12 |
申请号 |
CN201280033083.3 |
申请日期 |
2012.09.12 |
申请人 |
松下电器产业株式会社 |
发明人 |
北村辽 |
分类号 |
H04B1/16(2006.01)I;H04B1/30(2006.01)I |
主分类号 |
H04B1/16(2006.01)I |
代理机构 |
北京市柳沈律师事务所 11105 |
代理人 |
邸万奎 |
主权项 |
接收电路,包括:混频器,将高频的接收信号变频而输出基带的接收信号;至少一个VGA,使用规定的增益,放大所述基带的接收信号;至少一个HPF,在所述放大后的所述接收信号中,阻断低于第1截止频率的频带的接收信号;ADC,将所述HPF的输出信号进行AD变换而输出数字的接收信号;处理器,将所述ADC的输出信号进行解调;AGC控制单元,在AGC期间内,输出与对所述VGA设定的所述规定的增益对应的增益码;以及VGA增益校正单元,对所述规定的增益进行规定量校正,所述AGC控制单元在所述AGC期间的开始时,将所述HPF的截止频率设定为比所述第1截止频率高的第2截止频率,在所述AGC期间的结束前,将所述HPF的截止频率设定为所述1截止频率,所述VGA增益校正单元在所述HPF的截止频率被设定为所述第2截止频率后,将所述增益的校正量设定为第1校正量,在所述HPF的截止频率被设定为所述第1截止频率后,将所述增益的校正量设定为比所述第1校正量小的第2校正量。 |
地址 |
日本大阪府 |