发明名称 |
一种基于FPGA的FT3接收电路 |
摘要 |
本发明公开了一种基于FPGA的FT3接收电路,它包括FPGA处理模块、输入模块、以太网模块和通信控制模块,输入模块将光信号转换成电信号传送至FPGA处理模块,FPGA处理模块生成时间戳,与FT3数据一同发送至通信控制模块,通信控制模块向CPU输出中断触发信号,通知CPU和通信控制模块交互FT3数据,同时根据FT3数据的样本计数器判断产生一个恢复同步采样的秒脉冲通过通信控制模块输出用于分析电子式互感器的比差和角差,并在解码FT3数据时,将时间戳及完整一帧FT3数据通过以太网模块发送出去。本发明能够分析电子式互感器输出的FT3信号的完整性及时间离散度,而且结构简单,实时性好,开发周期短,易于实现。 |
申请公布号 |
CN103545925A |
申请公布日期 |
2014.01.29 |
申请号 |
CN201310452276.9 |
申请日期 |
2013.09.27 |
申请人 |
广东电网公司电力科学研究院 |
发明人 |
赵山;潘峰;孟庆亮;肖勇;孙卫明;黄友朋;黄清乐;黄建钟 |
分类号 |
H02J13/00(2006.01)I |
主分类号 |
H02J13/00(2006.01)I |
代理机构 |
广州知友专利商标代理有限公司 44104 |
代理人 |
周克佑;侯莉 |
主权项 |
一种基于FPGA的FT3接收电路,其特征在于:它包括FPGA处理模块、输入模块、以太网模块和通信控制模块,所述输入模块、以太网模块和通信控制模块分别与所述FPGA处理模块相连,所述输入模块用于接收电子式互感器输出的FT3数据的光信号并将其转换成电信号传送至FPGA处理模块,所述FPGA处理模块接收FT3信号后生成对应于每一帧FT3数据接收时间的时间戳,并与FT3数据一同发送至通信控制模块,通信控制模块完成接收后向外部的CPU输出一个中断触发信号,通知CPU和通信控制模块交互FT3数据以供CPU分析之用,同时FPGA处理模块根据FT3数据的样本计数器判断产生一个恢复同步采样的秒脉冲通过通信控制模块输出用于分析电子式互感器的比差和角差,并在解码FT3数据的同时,将时间戳及完整的一帧FT3数据通过以太网模块发送出去。 |
地址 |
510080 广东省广州市东风东路水均岗8号 |