发明名称 LTE-ICS干扰自消除系统及方法
摘要 本发明公开一种LTE-ICS干扰自消除系统及方法,该系统包括顺次连接的ADC模数转换模块、第一复混频处理单元、DDC模块、ICS回波自消模块、DUC模块、第二复混频处理单元和DAC数模转换模块;其特征在于,所述ICS回波自消模块包括:第一累加器单元、增益控制单元、延时单元、XCORR模块、LMS模块和第二累加器单元;第一累加器单元的输入端接于DDC模块的输出端和第二累加器单元的输出端,第一累加器单元的输出端接于增益控制单元的输入端;增益控制单元的输出端接于XCORR模块的输入端和延时单元的输入端;延时单元的输出端接于XCORR模块的输入端和LMS模块的输入端,XCORR模块的输出端接于LMS模块的输入端,LMS模块的输出端接于第二累加器单元的输入端。本发明应用于LTE无线同频直放站的干扰自消。
申请公布号 CN103236997A 申请公布日期 2013.08.07
申请号 CN201310159621.X 申请日期 2013.05.03
申请人 福建京奥通信技术有限公司 发明人 林兴元;康忠林;卓开泳;卢芳仕;连春生
分类号 H04L25/03(2006.01)I 主分类号 H04L25/03(2006.01)I
代理机构 代理人
主权项 一种LTE‑ICS干扰自消除系统,包括顺次连接的ADC模数转换模块、第一复混频处理单元、DDC模块、ICS回波自消模块、DUC模块、第二复混频处理单元和DAC数模转换模块;其特征在于,所述ICS回波自消模块包括:第一累加器单元,将一路叠加了反馈信号与原始信号的系统输入信号d与另一路系统估计的反馈信号y进行相减,得到消除反馈之后的信号e;增益控制单元,通过调整系统启动过程中的增益控制参数k进行增益控制;延时单元,包括N个延时发生器,将输入该单元的信号延迟不同个CHIP时间,得到N个期望信号,记为x1、x2、…、xN;XCORR模块,采用XCORR自相关技术、并根据延时单元所输出的N个期望信号以及消除反馈之后的信号e产生对应的自适应滤波系数,记为c1、c2、…、cN;LMS模块,将XCORR模块得到的自适应滤波系数c1、c2、…、cN分别与延时单元输出的期望信号x1、x2、…、xN相乘,得到估计的LMS回波幅度,记为y1、y2、…、yN,即y1=c1×x1,y2=c2×x2,…,yN=cN×xN;第二累加器单元,包括N个累加器,对LMS模块得到的LMS回波幅度y1、y2、…、yN分别进行累加处理,并输出累加结果y;上述单元模块的连接关系如下:第一累加器单元的第一输入端接于DDC模块的输出端,该DDC模块输出叠加了反馈信号与原始信号的系统输入信号d,第一累加器单元的第二输入端接于输出了系统估计的反馈信号y的第二累加器单元的输出端,第一累加器单元的输出端接于增益控制单元的输入端;增益控制单元的输出端一路接于XCORR模块的输入端,增益控制单元的输出端另一路接于延时单元的输入端;延时单元的输出端接于XCORR模块的输入端 和LMS模块的输入端,XCORR模块的输出端接于LMS模块的输入端,LMS模块的输出端接于第二累加器单元的输入端。
地址 361000 福建省厦门市翔安火炬园翔岳路12号京奥大楼
您可能感兴趣的专利