发明名称 | 一种低电压下具电源纹波抑制的带隙基准电路 | ||
摘要 | 本实用新型提供了一种低电压下具电源纹波抑制的带隙基准电路,包括:连接在一起的第一PMOS管与第二PMOS管的栅极,分别与放大器的输出端和第三PMOS管的栅极相连,第一PMOS管的漏极与该放大器的负输入端连接,第二PMOS管的漏极与该放大器的正输入端连接,第一PMOS管和第二PMOS管各自的源极分别作为基准电流的输入端,第三PMOS管的源极作为基准电压的电源输入端,该第三PMOS管的漏极作为基准电压的输出端。本实用新型能够在不提高电源电压、不增加芯片尺寸以及不影响稳定性的前提下提升低电压下对大电源纹波非常强的抑制能力。 | ||
申请公布号 | CN203025599U | 申请公布日期 | 2013.06.26 |
申请号 | CN201220661777.9 | 申请日期 | 2012.12.04 |
申请人 | 大唐微电子技术有限公司 | 发明人 | 耿靖斌;孔阳阳;董晓敏 |
分类号 | G05F1/56(2006.01)I | 主分类号 | G05F1/56(2006.01)I |
代理机构 | 北京安信方达知识产权代理有限公司 11262 | 代理人 | 栗若木;曲鹏 |
主权项 | 一种低电压下具电源纹波抑制的带隙基准电路,其特征在于,包括:产生基准电流的第一PMOS管与第二PMOS管、产生基准电压的第三PMOS管以及含镜像支路的放大器,其中:连接在一起的第一PMOS管与第二PMOS管的栅极,分别与该放大器的输出端和第三PMOS管的栅极相连,第一PMOS管的漏极与该放大器的负输入端连接,第二PMOS管的漏极与该放大器的正输入端连接,第一PMOS管和第二PMOS管各自的源极分别作为基准电流的输入端,第三PMOS管的源极作为基准电压的电源输入端,该第三PMOS管的漏极作为基准电压的输出端。 | ||
地址 | 100094 北京市海淀区永嘉北路6号 |