发明名称 |
页面擦除的非易失性半导体存储器 |
摘要 |
在非易失性存储器中,可以擦除少于整块的一个或者多个页面。通过导通晶体管施加选择电压到多个所选择字线中的每一个并且通过导通晶体管施加未选择电压到所选择块的多个未选择字线中的每一个。衬底电压被施加到所选择块的衬底。可以施加公共选择电压到每一所选择字线并且施加公共未选择电压到每一未选择字线。选择和未选择电压可以被施加到选择块的任意字线。可以应用页面擦除验证操作到具有多个所擦除页面和多个未擦除页面的块。 |
申请公布号 |
CN101461008B |
申请公布日期 |
2013.04.24 |
申请号 |
CN200780020353.6 |
申请日期 |
2007.03.26 |
申请人 |
莫塞德技术公司 |
发明人 |
金镇祺 |
分类号 |
G11C7/20(2006.01)I;G11C11/40(2006.01)I;G11C8/08(2006.01)I;G11C8/12(2006.01)I |
主分类号 |
G11C7/20(2006.01)I |
代理机构 |
北京泛华伟业知识产权代理有限公司 11280 |
代理人 |
王勇;姜华 |
主权项 |
一种非易失性存储器阵列中的页面的擦除方法,所述非易失性存储器阵列具有衬底上的多个存储器单元串、越过所述串到存储器单元的页面的字线和将电压施加到每一字线的导通晶体管,所述方法包括:启用所选择块的每一导通晶体管;在所选择块的多个所选择字线的每一个,施加公共选择电压到所述导通晶体管;在所选择块的多个未选择字线的每一个,施加公共未选择电压到所述导通晶体管;并且施加衬底电压到所述所选择块的所述衬底,所述衬底电压和每一所选择字线的结果电压之间的电压差值使得所选择字线的存储器单元的页面被擦除,并且所述衬底电压和每一未选择字线的结果电压之间的电压差值低于擦除未选择字线的存储器单元的页面的电压。 |
地址 |
加拿大安大略省 |