发明名称 闪存的低密度奇偶校验擦除译码
摘要 固态硬盘(SSD)控制器使用LDPC译码从而实现延迟和/或纠错能力得到改进的闪存存取。对于BER小于预定值的SLC闪存,SSD控制器使用1比特读取(一次读取)硬判决LDPC译码器来存取闪存。如果硬判决LDPC译码器检测到无法纠正的错误,则SSD控制器使用1.5比特读取(两次读取)擦除判决LDPC译码器从而存取闪存。对于原始BER在两个其他预定值之间的闪存,SSD控制器只使用擦除判决LDPC译码器来存取闪存,而不使用硬判决LDPC译码器。SSD控制器的变形类似地存取MLC技术。一些SSD控制器根据动态译码器选择标准在硬决策和基于擦除的译码器之间动态地切换。
申请公布号 CN102985975A 申请公布日期 2013.03.20
申请号 CN201180023737.X 申请日期 2011.03.11
申请人 LSI公司 发明人 钟浩;李焱;拉多斯拉夫·达尼拉克;厄尔·T·柯亨
分类号 G11C16/06(2006.01)I;G11C16/04(2006.01)I;G11C29/42(2006.01)I;H03M13/11(2006.01)I 主分类号 G11C16/06(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 11240 代理人 余刚;吴孟秋
主权项 一种系统,包括:用于响应于接收的对于闪存中特定位置存储的数据的请求来请求在所述特定位置的一次或多次初始读取的装置;用于响应于所述初始读取的完成来基于所述初始读取的结果经由基于硬判决的低密度奇偶校验(LDPC)译码来检测无法纠正的错误的装置;用于响应于用于检测的所述装置来请求在所述特定位置的一次或多次额外读取的装置;以及用于响应于所述额外读取的完成来基于所述额外读取的相应结果执行擦除判决LDPC译码的装置。
地址 美国加利福尼亚州