发明名称 多核处理器系统、控制程序以及控制方法
摘要 本发明涉及多核处理器系统、控制程序以及控制方法。其中,OS(141)从多核处理器计算分配到各CPU的任务的指令代码大小的合计值,确定与储存有执行代码(502)的主CPU(101)相比计算结果小的CPU。确定协CPU(103)。监测控制器(105)将执行代码(502)从协CPU(103)的指令高速缓存(111)移动到协CPU(103)的指令高速缓存(113)。OS(143)在将执行代码(502)移动到协CPU(103)的指令高速缓存(113)后,将指令高速缓存(113)中储存了执行代码的区域设定为写入禁止区域,从而使执行代码(502)常驻于指令高速缓存(113)。
申请公布号 CN102934095A 申请公布日期 2013.02.13
申请号 CN201080067271.9 申请日期 2010.06.10
申请人 富士通株式会社 发明人 栗原康志;山下浩一郎;山内宏真
分类号 G06F12/08(2006.01)I 主分类号 G06F12/08(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 王轶;李洋
主权项 一种多核处理器系统,其特征在于,具备:确定单元,其基于分配给各核的任务的信息量,来从多核处理器中确定与将特定的程序储存到高速缓存的一个核相比高速缓存未命中率较低的其它核;移动单元,其将所述特定的程序从所述一个核的高速缓存移动到由所述确定单元确定出的其它核的高速缓存;和设定单元,在由所述移动单元将所述特定的程序移动到所述其它核的高速缓存后,该设定单元将所述其它核的高速缓存中储存了所述特定的程序的区域设定为写入禁止区域。
地址 日本神奈川县