发明名称 弥补注入锁定的装置及方法
摘要 电路(10、90、100)以及方法(70)具有处理单元(28)、用于提供主时钟的主时钟发生器(12)和多个锁相环(14、16、18),每个提供相应的时钟信号。多个动态变量延迟电路(30、32、34)中的每个都具有多个预设延迟量。时钟电路(20、22、24)被耦合到由相应锁相环提供的相应时钟信号。性能检测器(102)被耦合以接收所述时钟信号,用于对多个锁相环(82)中的至少一个锁相环确定安静区的中心。该锁相环被关闭以及开启(86),并且多个动态变量延迟电路中的相应动态变量延迟电路被设定为具有新的预设延迟值,其将主时钟的沿调整至允许所述数据处理系统在所述安静区的中心附近运行的位置(82、84)。
申请公布号 CN102823137A 申请公布日期 2012.12.12
申请号 CN201180015959.7 申请日期 2011.02.23
申请人 飞思卡尔半导体公司 发明人 塞缪尔·G·斯蒂芬斯;肯尼斯·R·伯奇
分类号 H03L7/081(2006.01)I;H03L7/087(2006.01)I 主分类号 H03L7/081(2006.01)I
代理机构 中原信达知识产权代理有限责任公司 11219 代理人 李宝泉;周亚荣
主权项 在具有耦合到主时钟(12)的多个锁相环(14、16、18)的数据处理系统(10、90、100)中,所述多个锁相环中的每个锁相环给相应的时钟电路(20、22、24)提供相应的时钟信号,一种弥补注入锁定的方法包括:(a)开启所述多个锁相环中的至少两个锁相环(72);(b)将在所述主时钟和所述多个锁相环中的至少两个锁相环中的一个之间的动态变量延迟电路设定为具有预设延迟值(74),所述动态变量延迟电路具有多个延迟值;(c)通过使用所述多个延迟值来测量所述多个锁相环中的至少一个锁相环的性能,以提供多个性能值(76);(e)确定在所述多个锁相环中的至少两个锁相环的时钟之间的相位差的安静区的中心(82);(f)如果有必要的话,将所述多个锁相环中的所述至少两个锁相环中的一个的当前选定的临时延迟值调整至与所述安静区的所述中心基本对应的经调整的新的临时延迟值(84);以及(g)在所述数据处理系统的运作期间,关闭所述多个锁相环中的至少两个锁相环并重复步骤(a)‑(f)(86)。
地址 美国得克萨斯