发明名称 在后处理器中生成位可靠度信息的系统和方法
摘要 本发明提供了为检测序列生成位可靠度的技术。检测器生成检测序列。根据一个实施例,后处理器找出满足与第一位值相对应的纠错约束的全集或子集的检测序列中的一个或多个错误事件的第一组组合,找出满足与第二位值相对应的纠错约束的全集或子集的检测序列中的一个或多个错误事件的第二组组合,选择第一组的一个或多个事件的第一最可能组合和第二组的一个或多个事件的第二最可能组合,并根据第一和第二最可能值生成位可靠度。
申请公布号 CN101430913B 申请公布日期 2012.12.05
申请号 CN200810091228.0 申请日期 2008.04.21
申请人 日立环球储存科技荷兰有限公司 发明人 伊凡娜·杰德捷维克;布鲁斯·A·威尔逊;马里奥·布劳姆;理查德·L·加尔布雷斯;克赛尼杰·拉科维克;李元兴;李宗旺;特拉维斯·R·奥恩宁
分类号 H03M13/00(2006.01)I;G11B20/18(2006.01)I 主分类号 H03M13/00(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 郭定辉
主权项 一种生成位可靠度的系统,该系统包含:维特比检测器,用于生成检测序列;列表编译器,用于根据纠错约束生成最可能错误事件的列表和它们相应的多个校正子值,其中,将最可能错误事件的列表和它们相应的多个校正子值发送到软输入软输出后处理器;和软输入软输出后处理器,用于从该最可能错误事件的列表中找出满足与第一位值相对应的纠错约束的检测序列中的至少一个错误事件的第一组组合,从该最可能错误事件的列表中找出满足与第二位值相对应的纠错约束的检测序列中的至少一个错误事件的第二组组合,选择第一组当中的基础错误事件和第二组当中的伴随错误事件,并根据基础错误事件和伴随错误事件生成位可靠度,其中,伴随错误事件是最可能错误事件的列表中不与基础错误事件重叠的错误事件,以便基础错误事件和伴随错误事件一起将检测序列的校正子推向零。
地址 荷兰阿姆斯特丹