发明名称 用于对低密度奇偶校验编码信号解码的设备和方法
摘要 所公开的实施例涉及一种用于对接收器中的信号,如使用低密度奇偶校验纠错的信号,进行解码的设备和方法。该设备包括链路电路(100)。该链路电路(100)可以包括第一存储器(302)、第一和第二处理块(306、308),并且也包括:第一移位电路(305),用于在数据进入处理块之一(306)之前使数据移位;以及第二移位电路(309),用于在退出该处理块(306)之后颠倒第一次移位。该链路电路(100)也可包括第二存储器(312),该第二存储器(312)用于中间存储、并被第一和第二处理块(306、308)所共享。该方法(400)包括:从存储器读取数据(402),在处理该数据之前使该数据移位(404),处理该数据(406),然后在把该数据写回到存储器(410)之前使该数据反向移位(408)。
申请公布号 CN101322319B 申请公布日期 2012.11.28
申请号 CN200580052195.3 申请日期 2005.12.01
申请人 汤姆逊许可公司 发明人 约翰·西德尼·斯图尔特
分类号 H04L1/00(2006.01)I;H03M13/11(2006.01)I 主分类号 H04L1/00(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 吕晓章
主权项 一种用于执行纠错的设备(300),包括:第一存储器(302),用于存储待处理的数据;第一开关(304),其连接到所述第一存储器,并具有第一和第二输出;第一处理器(308),其连接到所述开关的所述第一输出;第二处理器(306),其连接到所述开关的所述第二输出,所述第二处理器(306)具有正向移位(305)和反向移位(309)操作,以便于所述数据的重新排序,其中所述正向移位(305)和所述反向移位(309)在外部串联连接到所述第二处理器(306);以及控制器(314),其连接到所述第一开关(304)和所述第二处理器(306),用于可切换地控制所述第一开关(304)。
地址 法国布洛涅