发明名称 |
一种用于FPGA配置的PROM电路架构 |
摘要 |
本发明介绍了一种用于FPGA配置的PROM电路架构,采用模块化设计,通过增加特定功能的外围电路,将FLASH存储器设计为可存储FPGA配置数据,并且可适应FPGA不同配置模式需求的PROM电路,最终能够完成边界扫描模式、串行模式或者并行模式下FPGA的独立配置。采用此电路架构的PROM可以通过级联的方式进行容量扩充,并且兼容IEEE 1149.1及IEEE1532边界扫描标准,这极大提升了面向FPGA应用的灵活性。 |
申请公布号 |
CN102789815A |
申请公布日期 |
2012.11.21 |
申请号 |
CN201210148171.X |
申请日期 |
2012.05.10 |
申请人 |
北京时代民芯科技有限公司;中国航天科技集团公司第九研究院第七七二研究所 |
发明人 |
陈雷;蒋玉东;刘增荣;陈煜;郭晨光;周涛;李学武;张彦龙;孙华波;倪俊达 |
分类号 |
G11C16/10(2006.01)I;G06F13/16(2006.01)I;G06F12/02(2006.01)I |
主分类号 |
G11C16/10(2006.01)I |
代理机构 |
中国航天科技专利中心 11009 |
代理人 |
安丽 |
主权项 |
一种用于FPGA配置的PROM电路架构,其特征在于包括:FLASH存储器201、JTAG控制器202、FLASH控制器203、并串转换电路204、时钟复位电路205、上电复位电路206、晶振207和BIST控制器208;时钟复位电路205给JTAG控制器202、FLASH控制器203、并串转换电路204和BIST控制器208提供时钟信号和复位信号,同时时钟复位电路205还给晶振207提供使能信号,晶振207给时钟复位电路205提供时钟,上电复位电路206给时钟复位电路205提供上电复位脉冲;FLASH存储器201、JTAG控制器202、并串转换电路204和BIST控制器208均与FLASH控制器203连接并且进行数据交互,FLASH存储器201用于存储FPGA配置数据,JTAG控制器202通过FLASH控制器203对存储在FLASH存储器201中的FPGA配置数据进行控制操作,通过FLASH控制器203与并串转换电路204进行数据交互,由并串转换电路204进行数据并串转换并输出给FPGA芯片进行配置。 |
地址 |
100076 北京市丰台区东高地四营门北路2号 |