发明名称 用于减小半导体存储器装置中阵列干扰的影响的技术
摘要 本发明揭示用于减小半导体存储器装置中阵列干扰的影响的技术。在一个特定示范性实施例中,该技术可实现为一种用于通过至少部分基于有效操作的频率而增加半导体存储器装置的刷新速率以减小半导体存储器装置中阵列干扰的影响的方法。该方法可包括接收包含第一子阵列地址的第一刷新命令以对与该第一子阵列地址相关联的存储器单元的第一逻辑子阵列执行第一刷新操作。该方法还可包括接收包含第二子阵列地址的第二刷新命令以对与该第二子阵列地址相关联的存储器单元的第二逻辑子阵列执行第二刷新操作,其中该第二刷新命令是在接收到该第一刷新命令一段时间之后接收。该方法还可包括在该时间段期间执行若干并发刷新操作。
申请公布号 CN102656638A 申请公布日期 2012.09.05
申请号 CN201080057104.6 申请日期 2010.12.15
申请人 美光科技公司 发明人 约格什·卢特拉;戴维·爱德华·菲施
分类号 G11C11/401(2006.01)I;G11C11/4063(2006.01)I;G11C11/408(2006.01)I;G11C11/4076(2006.01)I 主分类号 G11C11/401(2006.01)I
代理机构 北京律盟知识产权代理有限责任公司 11287 代理人 宋献涛
主权项 一种用于通过至少部分基于有效操作的频率而增加半导体存储器装置的刷新速率以减小半导体存储器装置中阵列干扰的影响的方法,所述方法包括:接收包含第一子阵列地址的第一刷新命令以对与所述第一子阵列地址相关联的存储器单元的第一逻辑子阵列执行第一刷新操作;接收包含第二子阵列地址的第二刷新命令以对与所述第二子阵列地址相关联的存储器单元的第二逻辑子阵列执行第二刷新操作,其特征在于,所述第二刷新命令是在接收到所述第一刷新命令一段时间之后接收;以及在所述时间段期间执行若干并发刷新操作。
地址 美国爱达荷州
您可能感兴趣的专利