发明名称 一种高效多路数字下变频器系统
摘要 本发明涉及一种高效多路数字下变频器系统。本发明包括信号输入端X(n)及信号输出端Y(n),信号输入端X(n)通过M-1个延时器间隔分为M路独立的数字下变频支路,每个数字下变频支路均包括依次先连接的一个抽取因子为M的抽取器、再连接的一个根据M相数字滤波器的H(z)表达式构建的多相分支滤波器,各运算支路的抽取器的输入端与所述信号输入端X(n)耦合,各运算支路的多相分支滤波器的输出端与一个快速傅立叶变换模块即FFT耦合,快速傅立叶变换模块即FFT分别将每路运算支路滤波后的M个复数序列的实部序列相加、虚部序列相加而得到M个输出信号Y(n)。这样,本发明节省了硬件资料、提高了运算效率。
申请公布号 CN101567701B 申请公布日期 2012.09.05
申请号 CN200910107251.9 申请日期 2009.05.11
申请人 深圳市统先科技股份有限公司 发明人 陈超光;郭方
分类号 H04B1/00(2006.01)I 主分类号 H04B1/00(2006.01)I
代理机构 深圳市惠邦知识产权代理事务所 44271 代理人 满群
主权项 一种高效多路数字下变频器系统,包括用于接收输入信号的信号输入端X(n)(10)及用于输出信号的信号输出端Y(n)(20),其特征在于:所述信号输入端X(n)(10)通过M‑1个延时器(30)间隔分为M路独立的数字下变频支路,每个数字下变频支路均包括依次先连接的一个抽取因子为M的抽取器(40)、再连接的一个根据M相数字滤波器(50)的H(z)表达式构建的多相分支滤波器(50),各运算支路的抽取器(40)的输入端与所述信号输入端X(n)(10)耦合,各运算支路的多相分支滤波器(50)的输出端与一个快速傅立叶变换模块即FFT(60)耦合,快速傅立叶变换模块即FFT(60)分别将每路运算支路滤波后的M个复数序列的实部序列相加、虚部序列相加而得到M个输出信号Y(n)(20),其中,M为大于一的自然数;所述的M个输出信号Y(n)(20)耦合到选通器(70)中,选通器(70)从M个输出信号选择N个信号后分为N路独立的第二次数字下变频支路,N路独立的第二次数字下变频支路将最终N路信号I(n)Q(n)(80)输出。
地址 518031 广东省深圳市福田区上步南路国企大厦永辉楼21G