发明名称 信号调节电路
摘要 一种信号调节电路,包括一第一数据输入端、一第二数据输入端、一第一基准电压输入端、一第二基准电压输入端、一时钟信号输入端、一数据驱动单元、一第一输出端、一第二输出端、一第一比较器、一第二比较器、一编码器及一偏置控制器,所述编码器对第一比较器与第二比较器输出的电压进行编码后输出用于调节输出信号的输出摆幅的数字调节信号至偏置控制器,所述偏置控制器在时钟信号的上升沿采集并解码编码器输出的数字调节信号,产生一偏置电流信号至数据驱动单元,所述数据驱动单元根据偏置电流信号将输出信号的输出摆幅调节至需要的范围。本实用新型结构简单且能够自动调节输出信号的输出摆幅。
申请公布号 CN202353537U 申请公布日期 2012.07.25
申请号 CN201120516314.9 申请日期 2011.12.13
申请人 四川和芯微电子股份有限公司 发明人 范方平
分类号 H03K17/296(2006.01)I 主分类号 H03K17/296(2006.01)I
代理机构 代理人
主权项 一种信号调节电路,其特征在于:所述信号调节电路包括一第一数据输入端、一第二数据输入端、一用于输入一需要的输出摆幅范围的最小电压值的第一基准电压输入端、一用于输入一需要的输出摆幅范围的最大电压值的第二基准电压输入端、一用于输入一时钟信号的时钟信号输入端、一与所述第一数据输入端及所述第二数据输入端相连的数据驱动单元、一与所述数据驱动单元相连的第一输出端、一与所述数据驱动单元相连的第二输出端、一与所述第一输出端及所述第一基准电压输入端相连的第一比较器、一与所述第一输出端及所述第二基准电压输入端相连的第二比较器、一与所述第一比较器及所述第二比较器相连的编码器及一与所述编码器及所述时钟信号输入端相连的偏置控制器,所述编码器对所述第一比较器与所述第二比较器输出的电压进行编码后输出用于调节输出信号的输出摆幅的数字调节信号至所述偏置控制器,所述偏置控制器在所述时钟信号的上升沿采集并解码所述编码器输出的数字调节信号,产生一偏置电流信号至所述数据驱动单元,所述数据驱动单元根据所述偏置电流信号将输出信号的输出摆幅调节至需要的范围。
地址 610041 四川省成都市高新区孵化园7号楼402室