发明名称 |
一种用于降低D类音频功率放大器电磁干扰的电路 |
摘要 |
一种用于降低D类音频功率放大器电磁干扰的电路,包括控制时钟产生电路、伪随机序列产生电路、N个电流源电路和三角波产生电路;控制时钟产生电路的输入端连接三角波产生电路的输出端,根据三角波信号产生时钟信号及三角波控制信号;伪随机序列产生电路的输入端连接控制时钟产生电路的输出端,根据时钟信号产生伪随机序列,伪随机序列用来控制并联到三角波产生电路的电流源个数;N个电流源电路的输入端连接伪随机序列产生电路的输出端,并联的电流源电路产生叠加电流信号;三角波产生电路的输入端连接三角波控制信号和叠加电流信号,根据三角波控制信号和叠加电流信号产生频率伪随机变化的三角波。本发明有效的控制了芯片面积并抑制了EMI。 |
申请公布号 |
CN102594272A |
申请公布日期 |
2012.07.18 |
申请号 |
CN201010117158.9 |
申请日期 |
2010.02.26 |
申请人 |
比亚迪股份有限公司 |
发明人 |
赵宝春;徐坤平;杨云 |
分类号 |
H03F3/217(2006.01)I;H03F1/00(2006.01)I |
主分类号 |
H03F3/217(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种用于降低D类音频功率放大器电磁干扰的电路,其特征在于,包括:控制时钟产生电路、伪随机序列产生电路、N个电流源电路和三角波产生电路,N为自然数;所述控制时钟产生电路的输入端连接三角波产生电路的输出端,用以根据三角波信号产生时钟信号及三角波控制信号;所述伪随机序列产生电路的输入端连接控制时钟产生电路的输出端,用以根据时钟信号产生伪随机序列,所述伪随机序列用来控制并联到三角波产生电路的电流源个数;所述N个电流源电路的输入端连接伪随机序列产生电路的输出端,并联的电流源电路产生的叠加电流信号连接至三角波产生电路;所述三角波产生电路的输入端连接三角波控制信号和叠加电流信号,用以根据三角波控制信号和叠加电流信号产生频率伪随机变化的三角波。 |
地址 |
518118 广东省深圳市龙岗区坪山镇横坪公路3001号 |