发明名称 | 延迟电路 | ||
摘要 | 一种产生并输出从输入信号延迟的延迟信号的延迟电路,该延迟电路包括:基准脉冲产生电路,响应于输入信号的输入产生基准脉冲序列,该基准脉冲产生电路具有包含用以确定基准脉冲之间的时间间隔的延迟部分的反馈电路;计数器,基于基准时钟输出计数信号,该计数器接收由基准脉冲产生电路产生的基准脉冲序列作为基准时钟;以及延迟信号输出电路,基于输入信号和计数信号产生并输出延迟信号。 | ||
申请公布号 | CN101320966B | 申请公布日期 | 2012.07.04 |
申请号 | CN200810125404.8 | 申请日期 | 2008.06.05 |
申请人 | 瑞萨电子株式会社 | 发明人 | 元结敏彰 |
分类号 | H03K5/135(2006.01)I | 主分类号 | H03K5/135(2006.01)I |
代理机构 | 中原信达知识产权代理有限责任公司 11219 | 代理人 | 陆锦华;郇春艳 |
主权项 | 一种产生并且输出从输入信号延迟的延迟信号的延迟电路,包括:基准脉冲产生电路,响应于所述输入信号的输入产生基准脉冲序列,所述基准脉冲产生电路具有包含用以确定基准脉冲之间的时间间隔的延迟部分的反馈电路;计数器,基于基准时钟输出计数信号,所述计数器接收由所述基准脉冲产生电路产生的所述基准脉冲序列作为所述基准时钟;以及延迟信号输出电路,基于所述输入信号和所述计数信号产生并且输出所述延迟信号,其中,所述延迟部分产生用于产生所述基准脉冲序列的延迟脉冲序列;并且所述反馈电路还包括计算电路,所述计算电路将基于所述延迟信号和所述延迟脉冲序列产生的信号与所述输入信号的逻辑积输出到所述延迟部分。 | ||
地址 | 日本神奈川 |