发明名称 一种延迟电路
摘要 本实用新型公开了一种延迟电路,包括电源电压Vin供给端、接地端、控制信号供给端、偏置电压供给端、HL控制信号输出端及LH控制信号输出端,还包括:由第一PMOS晶体管、第二PMOD晶体管、第三NMOS晶体管、第四NMOS晶体管、第五PMOS晶体管、第六PMOS晶体管构建的电流反射镜电路,电容器,由第七PMOS晶体管和第八NMOS晶体管构建的第一级反相器电路以及由第九PMOS晶体管和第十NMOS晶体管构建的第二级反相器电路。本实用新型的电路结构简单、能耗低、延时控制精确、体积小、成本低廉。
申请公布号 CN202309655U 申请公布日期 2012.07.04
申请号 CN201120417147.2 申请日期 2011.10.28
申请人 郑州单点科技软件有限公司 发明人 王纪云;孙伟平
分类号 H03K17/28(2006.01)I 主分类号 H03K17/28(2006.01)I
代理机构 代理人
主权项 一种延迟电路,包括电源电压Vin供给端(11)、接地端(12)、控制信号供给端(13)、偏置电压供给端(14)、HL控制信号输出端(15)及LH控制信号输出端(16),其特征在于,还包括:电流反射镜电路、电容器(C1)、第一级反相器电路和第二级反相器电路,所述电流反射镜电路包括:第一PMOS晶体管(M1)、第二PMOS晶体管(M2)、第三NOMS晶体管(M3)、第四NMOS晶体管(M4)、第五PMOS晶体管(M5)和第六PMOS晶体管(M6),第一PMOS晶体管(M1)的源极接电源电压Vin供给端(11)、漏极接第二PMOS晶体管(M2)的源极,第三NMOS晶体管(M3)的漏极接第二PMOS晶体管(M2)的漏极、源极接接地端(12),第五PMOS晶体管(M5)的源极接电源电压Vin供给端(11)、漏极接第六PMOS晶体管(M6)的源极,第四NMOS晶体管(M4)的源极接接地端(12)、漏极接第六PMOS晶体管(M6)的漏极,第一PMOS晶体管(M1)的栅极、第二PMOS晶体管(M2)的栅极、第三PMOS晶体管(M3)的栅极和第四PMOS晶体管(M4)的栅极分别与第二PMOS晶体管(M2)的漏极连接,第三NMOS晶体管(M3)的栅极与偏置电压供给端(14)连接,第四NMOS晶体管(M4)的栅极与偏置控制信号供给端(13)连接;所述第一级反相器电路为COMS电路结构:包括第七PMOS晶体管(M7)和第八NMOS晶体管(M8),第七PMOS晶体管(M7)的源极接电源电压Vin供给端(11)、漏极接第八NMOS晶体管(M8)的漏极和HL控制信号输出端(15),第八NMOS晶体管(M8)的源极接接地端(12),第七PMOS晶体管(M7)的栅极和第八NMOS晶体管(M8)的栅极分别接第六PMOS晶体管(M6)的漏极;所述第二级反相器电路为COMS电路结构:包括第九PMOS晶体管(M9)和第十NMOS晶体管(M10),第九PMOS晶体管(M9)的源极接电源电压Vin供给 端(11)、漏极接第十NMOS晶体管(M10)的漏极和LH控制信号输出端(16),第十NMOS晶体管(M10)的源极接接地端(12),第九PMOS晶体管(M9)的栅极和第十NMOS晶体管(M10)的栅极分别接第七PMOS晶体管(M7)的漏极;电容器(C1),所述电容器(C1)的一端与第七PMOS晶体管(M7)的栅极连接,另一端与接地端(12)连接。
地址 450016 河南省郑州市经济技术开发区第八大街信息产业园1228室