发明名称 一种实现CMMB信道时隙同步的方法和装置
摘要 本发明涉及一种实现CMMB信道时隙同步的方法和装置,所述装置包括数据预处理模块、RAM模块、复数运算模块以及功率计算及上报模块;所述方法为:所述数据预处理模块从预先配置的同步信号的起始数据开始将采集到的数据发送给所述RAM模块存储;所述RAM模块将数据发送给所述复数运算模块进行乘法运算,然后所述累加模块对乘法运算结果进行累加,所述功率计算及上报模块对所述累加结果进行功率估计,查找得到的功率估计值中的最大值,记录所述最大值的位置信息,并将所述最大值及其位置信息上报给上层。本发明可快速搜索CMMB信道的时隙开始信息并完成时隙同步。
申请公布号 CN101742077B 申请公布日期 2011.12.07
申请号 CN200810217745.8 申请日期 2008.11.26
申请人 中兴通讯股份有限公司 发明人 黄智
分类号 H04N5/04(2006.01)I;H04N5/06(2006.01)I 主分类号 H04N5/04(2006.01)I
代理机构 深圳市世纪恒程知识产权代理事务所 44287 代理人 胡海国
主权项 一种实现CMMB信道时隙同步的装置,其特征在于,包括数据预处理模块、RAM模块、复数运算模块、相关累加模块以及功率计算及上报模块,其中,数据预处理模块用于采集数据,并检测当前采集到的数据是否是预先配置的同步信号的起始数据,若是,则产生工作信号,并将从所述起始数据开始采集到的数据发送给RAM模块存储;否则,继续检测当前采集到的数据是否是预先配置的同步信号的起始数据;RAM模块用于存储接收到的数据;若接收到数据时所有存储单元均被占用,则将存储单元中存储时间最长的数据读出给所述复数运算模块,将当前接收到的数据存入存储的数据的存储时间最长的存储单元中,同时将所述当前接收到的数据发送给所述复数运算模块;否则,将当前接收到的数据存入未被占用的存储单元中,继续等待下一个数据的到来;复数运算模块用于对接收到的数据进行乘法运算,并将结果发送给所述相关累加模块;相关累加模块用于完成延迟相关累加运算,并将运算结果发送给所述功率计算及上报模块;功率计算及上报模块用于对接收的相关累加结果进行功率估计,查找得到的功率估计值中的最大值,记录所述最大值的位置信息,并将所述最大值及其位置信息上报给上层。
地址 518057 广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦法务部