摘要 |
<p>통신(예컨대, CDMA) 시스템에서의 전송을 처리하는 것을 포함해서 디지털 신호 프로세서의 설계 및 사용을 위한 기술들이 설명된다. 변경된 부스 곱셈 시스템 및 처리는 피승수(A) 및 승수(B)를 결정한다. B에 대한 radix-m(예컨대, radix-4) 부스 레코딩은 "n"개의 곱셈 인자들을 생성하는데, 여기서 정수 "n"은 승수 비트들의 수의 절반에 가깝고, "n"개의 부분곱들이 "n"개의 곱셈 인자를 A의 승수들로서 사용하여 생성된다. 다음으로, 곱셈 트리가 radix-m 부스 인코딩을 사용하여 형성된다. 곱셈 트리는 곱셈 인자를 생성하기 위해서 연관된 승수 비트들을 포함한다. 네거티브 곱셈 인자의 경우에, A의 2의 보수를 달성하기 위해서 A의 비트들을 인버팅하고 스틱키 "1"을 연관시킴으로써 A의 2의 보수가 형성된다. 게다가, 곱셈 인자들은 미리 결정된 길이의 합 및 캐리 성분들을 형성하기 위해서 다수의 스테이지들에서 감소된다. A×B의 덧셈 역원이 A와 -B의 곱을 계산하기 위해서 신규한 기술들을 사용하여 형성된다.</p> |