发明名称 低电压差动讯号接收器电路
摘要
申请公布号 申请公布日期 2011.09.11
申请号 TW096145071 申请日期 2007.11.28
申请人 华邦电子股份有限公司 发明人 小池秀治
分类号 H03K19/0175;H03K5/24;H04L25/02;H03F3/45;G11C11/419;G11C11/409 主分类号 H03K19/0175
代理机构 代理人 冯博生 台北市松山区敦化北路201号7楼
主权项 一低电压差动讯号(LVDS)接收器电路,包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对差动输入电晶体,包含一对闸极端点以接收差动输入电压和一对端点连接至该对共用端点,其中该对差动输入电晶体包含一第一输入电晶体和一第二输入电晶体,该第一输入电晶体连接至该第一共用端点,该第二输入电晶体连接至该第二共用端点;一对控制电晶体,其至少有一对端点连接至该对共用端点,其中该对控制电晶体包含一第一控制电晶体和一第二控制电晶体,该第一控制电晶体连接至该第一共用端点,该第二控制电晶体连接至该第二共用端点;一电流镜负载电路,包含一对端点连接至该对共用端点,其中该对端点包含一参考电流输入端和一电压输出端,该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一第一回馈反向器,包含一输入端点和一输出端点,其中该输入端点连接至该第二共用端点,而该输出端点连接至该第一控制电晶体之闸极端点;及一第二回馈反向器,包含一输入端点和一输出端点,其中该输入端点连接至该第一回馈反向器之输出端点,而该输出端点连接至该第二控制电晶体之闸极端点;其中该第一回馈反向器、该第二回馈反向器和该对控制电晶体形成一负回馈路径。根据请求项1之LVDS接收器电路,其进一步包含一输出反向器连接至该第二回馈反向器。根据请求项1之LVDS接收器电路,其中该对差动输入电晶体之一对汲极端点和该对控制电晶体之一对汲极端点连接至该电流镜负载电路之一对汲极端点。根据请求项1之LVDS接收器电路,其中该第二共用端点之电压值被控制在该第一回馈反向器之临限电压附近。根据请求项1之LVDS接收器电路,其进一步包含一电晶体,其连接一第一电源至该对差动输入电晶体相对于该电流镜负载电路之另一对端点,该电晶体在断电模式启动时被关闭。根据请求项5之LVDS接收器电路,其进一步包含一电晶体,其连接一第二电源至该对控制电晶体相对于该电流镜负载电路之另一对端点,该电晶体在断电模式启动时被关闭,且该第一电源不等于该第二电源。根据请求项1之LVDS接收器电路,其进一步包含一电晶体,其连接第二共用端点至接地位准,该电晶体在断电模式启动时被致能。一LVDS接收器电路,包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对差动输入电晶体,包含一对闸极以接收差动输入电压和一对端点以连接至该对共用端点,其中该对差动输入电晶体包含连接至该第一共用端点之一第一输入电晶体和连接至该第二共用端点之一第二输入电晶体;一电流镜负载电路,包含连接至该对共用端点之一对端点,其中该对端点包含一参考电流输入端和一电压输出端,而该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一第一回馈反向器,包含一输入端点和一输出端点,其中该输入端点连接至该第二共用端点;及一第二回馈反向器,包含一输入端点和一输出端点,其中该输入端点连接至该第一回馈反向器之输出端点,而该输出端点连接至该第一共用端点。根据请求项8之LVDS接收器电路,其中该对差动输入电晶体之一对汲极端点连接至该电流镜负载电路之一对汲极端点。根据请求项8之LVDS接收器电路,其中该第二共用端点之电压被控制在该第一回馈反向器之临限电压附近。根据请求项8之LVDS接收器电路,其进一步包含一第一电晶体和一第二电晶体,其中该第一电晶体连接一电源至该对差动输入电晶体相对于该电流镜负载电路之另一对端点,该第二电晶体连接该第二共用端点至接地位准,而在断电模式启动时该第一电晶体被关闭,该第二电晶体被致能。根据请求项8之LVDS接收器电路,其进一步包含一缓冲器连接至该第一回馈反向器。一LVDS接收器电路,其包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对差动输入电晶体,包含一对闸极以接收差动输入电压和一对端点连接至该对共用端点,其中该对差动输入电晶体包含连接至该第一共用端点之一第一输入电晶体和连接至该第二共用端点之一第二输入电晶体;一电流镜负载电路,包含一对端点,其连接至该对差动输入电晶体之一对端点,其中该对端点包含一参考电流输入端和一电压输出端,而该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一回馈缓冲器,包含一输入端点和一输出端点,其中该输入端点连接至该第二共用端点;及一回馈反向器,包含一输入端点和一输出端点,其中该输入端点连接至该回馈缓冲器之输出端点,而该输出端点连接至该第二共用端点。根据请求项13之LVDS接收器电路,其中该对差动输入电晶体之一对汲极端点连接至该电流镜负载电路之一对汲极端点。根据请求项13之LVDS接收器电路,其中该第二共用端点之电压被控制在该回馈缓冲器之临限电压附近。根据请求项13之LVDS接收器电路,其进一步包含一电晶体连接一电源至该对差动输入电晶体相对于该电流镜负载电路之另一对端点,而该电晶体在断电模式启动时被关闭。根据请求项13之LVDS接收器电路,其进一步包含一电晶体,其连接该第二共用端点至接地位准,该电晶体在断电模式启动时被致能。一LVDS接收器电路,其包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对差动输入电晶体,包含一对闸极以接收差动输入电压和一对端点连接至该对共用端点,其中该对差动输入电晶体包含连接至该第一共用端点之一第一输入电晶体和连接至该第二共用端点之一第二输入电晶体;一电流镜负载电路,包含一对端点,其连接至该对差动输入电晶体之一对端点,其中该对端点包含一参考电流输入端和一电压输出端,该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一增加该第二共用端点之驱动能力之装置;及一将该第二共用端点放大之输出电压转换成一电流送回至该对共用端点之至少一端点以形成一负回馈路径之装置。根据请求项18之LVDS接收器电路,其中该对差动输入电晶体之一对汲极端点连接至该电流镜负载电路之一对汲极端点。根据请求项18之LVDS接收器电路,其进一步包含一第一电晶体和一第二电晶体,其中该第一电晶体连接一电源至该对差动输入电晶体相对于该电流镜负载电路之另一对端点,该第二电晶体连接该第二共用端点至接地位准,而在断电模式启动时该第一电晶体被关闭,该第二电晶体被致能。一LVDS接收器电路,其包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对反向器,其用来接收差动输入电压,包含一对输出端点连接至该对共用端点,其中该对反向器包含一第一输入反向器连接至该第一共用端点和一第二输入反向器连接至该第二共用端点;一电流镜电路,其连接至该对反向器之该对输出端点,其中该对端点包含一参考电流输入端和一电压输出端,而该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一第一缓冲器反向器,其连接至该第二共用端点;及一第一回馈反向器,包含一输入端点和一输出端点,该输入端点连接至该第一缓冲器反向器之输出,而该输出端点连接至该第一共用端点。根据请求项21之LVDS接收器电路,其进一步包含一第二缓冲器反向器和一缓冲器,其中该第二缓冲器反向器之输入连接至该第一缓冲器反向器之输出,而该缓冲器之输入连接至该第二缓冲器反向器之输出。根据请求项21之LVDS接收器电路,其进一步包含复数个上拉电晶体和一下拉电晶体,该复数个上拉电晶体将该对反向器、该电流镜电路和该第一缓冲器反向器上拉至电源,而该下拉电晶体将该第二共用端点下拉接地,其中当断电模式启动时,该复数个上拉电晶体被关闭,而该下拉电晶体被致能。根据请求项23之LVDS接收器电路,其中连接至该对反向器之电源不同于连接至该电流镜电路和该第一缓冲器反向器之电源。一LVDS接收器电路,其包含:一对共用端点,包含一第一共用端点和一第二共用端点;一对反向器,其用来接收差动输入电压,包含一对输出端点连接至该对共用端点,其中该对反向器包含一第一输入反向器连接至该第一共用端点和一第二输入反向器连接至该第二共用端点;一电流镜电路,其连接至该对反向器之该对输出端点,其中该对端点包含一参考电流输入端和一电压输出端,而该参考电流输入端连接至该第一共用端点,该电压输出端连接至该第二共用端点;一第一缓冲器反向器,其连接至该第二共用端点;一第二缓冲器反向器,其连接至该第一缓冲器反向器之输出;及一第一回馈反向器,包含一输入端点和一输出端点,该输入端点连接至该第二缓冲器反向器之输出,而该输出端点连接至该第二共用端点。根据请求项25之LVDS接收器电路,其进一步包含一缓冲器连接至该第二缓冲器反向器之输出。
地址 新竹市东区新竹科学工业园区研新三路4号
您可能感兴趣的专利