发明名称 一种应用于图像处理的Cache的硬件实现
摘要 本发明公开了一种专门针对二维线型插值算法应用的数据Cache,二维线型插值算法需要先读取相邻的四个像素点的信息,然后将相邻四个像素点的各项信息值按照某种特定的算法进行计算,如果采用普通的数据Cache,上层逻辑接口需要连续发送四次读数据请求以及读数据坐标(x,y),(x+1,y),(x,y+1),(x+1,y+1)的现象,导致计算过程效率低下,本发明公开的数据Cache可以保证在接收一个读数据请求以及读数据横纵坐标(x,y)的情况下,在一个时钟周期内同时返回(x,y),(x+1,y),(x,y+1),(x+1,y+1)四组像素坐标的数据信息,消除数据Cache的等待瓶颈,大幅提高上层逻辑的整体运行速度。
申请公布号 CN102136130A 申请公布日期 2011.07.27
申请号 CN201110085908.3 申请日期 2011.04.07
申请人 长沙景嘉微电子有限公司 发明人 龙斌;陈宝民;焦勇
分类号 G06T1/60(2006.01)I 主分类号 G06T1/60(2006.01)I
代理机构 代理人
主权项 Cahche以坐标寻址和分块组织,设计中将需要访存的数据,以数据的坐标分为矩形块,每个数据块对应Cache中的Cacheline,CacheTag中存储矩形数据块的高位坐标。
地址 410205 湖南省长沙市河西高新区麓谷基地麓景路2号长沙生产力促进中心