发明名称 |
基于CPCI总线的IRIG-B信号解码校时卡装置 |
摘要 |
本发明涉及一种基于CPCI总线的IRIG-B信号解码校时卡装置及方法,装置包括CPCI接口模块、解码控制模块、B码信号磁隔离输入模块、显示输出模块和电源模块,电源模块与其它各模块连接,B码信号磁隔离输入模块通过解码控制模块与显示输出模块连接,解码控制模块通过CPCI接口模块接入主机系统的CPCI总线。方法包括接收B码信号、对B码信号进行脉宽检测解码得到校时信息、将校时信息送至CPCI总线上的远端设备进行时间同步校正。采用该种基于CPCI总线的IRIG-B信号解码校时卡装置及其方法,有效保证了微机装置本地时钟同步,并将彼此误差控制在0.01ms以内,结构简单实用,工作过程快捷高效,工作性能稳定可靠,适用范围较广,适用于变电站自动化通信系统。 |
申请公布号 |
CN101515187B |
申请公布日期 |
2011.07.20 |
申请号 |
CN200910048933.7 |
申请日期 |
2009.04.07 |
申请人 |
上海许继电气有限公司 |
发明人 |
王永刚;岑登青 |
分类号 |
G06F1/12(2006.01)I;G06F13/40(2006.01)I |
主分类号 |
G06F1/12(2006.01)I |
代理机构 |
上海智信专利代理有限公司 31002 |
代理人 |
王洁;郑暄 |
主权项 |
一种基于CPCI总线的IRIG‑B信号解码校时卡装置,所述的装置包括CPCI接口模块、中央解码控制模块、B码信号磁隔离输入模块、显示输出模块和电源模块,所述的电源模块与其它各个模块均相连接,所述的B码信号磁隔离输入模块通过所述的中央解码控制模块与所述的显示输出模块相连接,所述的中央解码控制模块通过所述的CPCI接口模块接入主机系统的CPCI总线,其特征在于,所述的B码信号磁隔离输入模块包括TTL信号磁隔离输入单元、RS485信号接收磁隔离输入单元和模数转换磁隔离输入单元,所述的TTL信号磁隔离输入单元、RS485信号接收磁隔离输入单元和模数转换磁隔离输入单元均与所述的中央解码控制模块相连接。 |
地址 |
200122 上海市浦东新区浦电路489号由由燕乔大厦11楼 |