发明名称 基于FPGA的PSM数字循环控制器及其控制方法
摘要 本发明涉及一种PSM数字循环器,特别是一种基于FPGA的PSM数字循环控制器及其控制方法。所述控制器包括音频信号处理单元、控制单元、M位移位寄存器,其中所述音频信号处理单元、控制单元和M位移位寄存器是由FPGA构建而成,所述音频信号处理单元将音顿信号按时间等分转换成直流叠加音频信号送控制单元,所述控制单元的输出接M位移位寄存器,按时间顺序根据该直流叠加音频信号数控制所述M位移位寄存器按“先合先拉”、“先拉先合”顺序送出“1”或“0”的控制开关模块合拉的信号。采用FPGA,通过软件实现,具有极高的信号处理精度,用软件算法代替硬件实现,进一步提高发射机的性能指标;并使得硬件系统微型化,提高系统可靠性,便于系统升级和网络化。
申请公布号 CN101931385A 申请公布日期 2010.12.29
申请号 CN200910087756.3 申请日期 2009.06.22
申请人 北京北广科技股份有限公司 发明人 张守忠;吕锋
分类号 H03K7/00(2006.01)I 主分类号 H03K7/00(2006.01)I
代理机构 北京中原华和知识产权代理有限责任公司 11019 代理人 寿宁;王占梅
主权项 一种基于FPGA的PSM数字循环控制器,包括音频信号处理单元、控制单元、M比特的移位寄存器、其特征在于所述音频信号处理单元、控制单元和M比特的移位寄存器是由FPGA构建而成,所述音频信号处理单元将音顿信号按时间等分转换成直流迭加音频信号送控制单元,所述控制单元的输出接M比特的移位寄存器,按时间顺序根据该直流迭加音频信号数控制所述M比特的移位寄存器按“先合先拉”、“先拉先合”顺序送出“1”或“0”的控制开关模块合拉的信号。
地址 100016 北京市朝阳区酒仙桥中路18号