发明名称 | 用于处理器内核中的模拟频率钟控的方法和系统 | ||
摘要 | 公开了一种用于处理器内核中的频率钟控的方法和系统。在该系统中,提供至少一个处理器内核,且该至少一个处理器内核具有用于产生在可变频率的模拟输出时钟信号的钟控子系统。数字频率控制数据和模拟信号两者都被发送到该至少一个处理器内核;且该处理器内核使用所接收的模拟信号和数字频率控制数据来设置钟控子系统的输出时钟信号的频率。在优选的实现方式中,异步地钟控多个内核且独立地设置内核频率。 | ||
申请公布号 | CN101652737A | 申请公布日期 | 2010.02.17 |
申请号 | CN200880011570.3 | 申请日期 | 2008.04.03 |
申请人 | 国际商业机器公司 | 发明人 | L·雅各布维茨;M·里特;小D·斯蒂格里安尼 |
分类号 | G06F1/08(2006.01)I | 主分类号 | G06F1/08(2006.01)I |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 刘 倜 |
主权项 | 1.一种处理器内核中的频率钟控方法,包括步骤:提供至少一个处理器内核,所述至少一个处理器内核具有用于产生在可变频率的模拟输出时钟信号的钟控子系统;将下列发送到所述至少一个处理器内核:i)在给定频率的模拟信号,和ii)数字频率控制数据;且所述至少一个处理器内核:i)接收所述模拟信号和所述数字频率控制数据,和ii)使用所述模拟信号和所述数字频率控制数据来设置钟控子系统的输出时钟信号的频率。 | ||
地址 | 美国纽约 |