发明名称 RAM模块的数据接口驱动器的调整信息的传输方法和装置
摘要 描述了一种传输控制信息的方法和装置,该控制信息用于通过控制器(2)调整RAM模块(1)的数据接口中驱动器(19)的操作参数(Pa,Pb,Pc),用于调整目的的控制位在调整模式期间由控制器(2)在数据时钟速率以数据位脉冲发送到RAM模块。根据本发明,脉冲中通过数据通道从控制器(2)发送的每个控制位由n≥2的数据位序列表示,该数据位具有对应于相关控制位的二进制值,并以数据时钟速率相互跟随。在第m个数据位在所述序列中出现时,其中m>1,通过检测相关序列中发送脉冲的二进制值,在RAM模块(1)中确定通过数据通道发送的每个控制位的二进制值。
申请公布号 CN100561587C 申请公布日期 2009.11.18
申请号 CN200610068246.8 申请日期 2006.03.22
申请人 英飞凌科技股份公司 发明人 A·谢菲尔
分类号 G11C7/10(2006.01)I;G06F12/00(2006.01)I 主分类号 G11C7/10(2006.01)I
代理机构 北京康信知识产权代理有限责任公司 代理人 余 刚;李丙林
主权项 1.用于传输控制信息的方法,该控制信息用于通过控制器(2)调整RAM模块(1)的数据接口中的驱动器(19)的操作参数(Pa,Pb,Pc),所述控制器(2)具有指令和地址连接,以通过指令和地址线发送指令和地址位到RAM模块的指令和地址连接,所述控制器(2)还具有另外的连接,在写入模式,以给定数据时钟速率通过数据通道发送数据位到RAM模块的数据接口的相应连接;在读取模式,接收通过数据通道从RAM模块的数据接口发送的数据位,用于调整驱动器(19)的控制位在调整模式期问由控制器(2)在预定数据时钟速率以数据位脉冲通过数据通道发送到RAM模块,其特征在于,通过数据通道发送的每个控制位由n≥2的数据位的序列表示,数据位具有对应于相关控制位的二进制值,并以给定的数据时钟速率相互跟随,在第m个数据位在所述序列中出现时,其中m>1,通过数据通道发送的每个控制位的二进制值在RAM模块中通过检测相关序列内的二进制值而确定。
地址 德国慕尼黑