发明名称 滤波电路
摘要 一种包含在无线电通信模块中的滤波电路,其中在绝缘基底(12)上形成第一至第三电磁耦合的导体图案(8至10),它们具有短于穿过波长λ的λ/4的长度,作为彼此平行的分布式线路图案,并且其中第一电容器(16)和第二电容器(17)向它们的端部短路的第一导体图案(8)和第二导体图案(9)增加并行电容。第三导体图案(10)两端开路。当第一导体图案(8)和第二导体图案(9)在第三导体图案(10)与它们电容式耦合时执行电感性操作,由此,在低于由线路长度所规定的频段的频段内进行振荡。
申请公布号 CN100527526C 申请公布日期 2009.08.12
申请号 CN02824965.8 申请日期 2002.12.04
申请人 索尼株式会社 发明人 平林崇之
分类号 H01P1/203(2006.01)I;H01P1/205(2006.01)I;H03H7/09(2006.01)I 主分类号 H01P1/203(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 王景刚;李瑞海
主权项 1、一种滤波电路,其特征在于,包括:绝缘板;在绝缘板中形成为分布式线路图案的第一导体图案,并且该第一导体图案使其一端接地而另一端开路,所述第一导体图案使高频信号输入到其中;在绝缘板中形成为与第一导体图案平行的分布式线路图案的第二导体图案,并且该第二导体图案使其一端接地而另一端开路,所述第二导体图案与第一导体图案电磁耦合,从而输出从输入到第一导体图案的高频信号中选出的预定频段的高频信号;在绝缘板中形成为与第一导体图案和第二导体图案平行的分布式线路图案的第三导体图案,并且该第三导体图案使其两端开路;以及用于基于集总常数向第一导体图案和第二导体图案增加并联电容的第一电容器和第二电容器;其中每个第一至第三导体图案被形成有一长度,相对于穿过波长λ此长度短于λ/4,在第一导体图案和第二导体图案之间执行感应式电磁耦合,并且在第一导体图案与第三导体图案之间执行电容式电磁耦合,在第二导体图案与第三导体图案之间执行电容式电磁耦合;所述第一至第三导体图案相互平行并且长度相等,且互相正对着,第三导体图案位于第一导体图案与第二导体图案之间。
地址 日本东京都