发明名称 继电保护数字通道的检测装置及方法
摘要 本发明公开了一种继电保护数字通道的检测装置,包括输入接口模块、告警和误码检测模块、输出接口模块,检测装置还包括数据缓存和时延插入模块、告警和误码插入模块中的至少一个,输入接口模块用于接收继电保护装置发送的待检测数字信号;告警和误码检测模块用于对待检测数字信号进行告警和误码的检测;数据缓存和时延插入模块用于对待发送的数字信号进行缓存并插入时延;告警和误码插入模块用于对待发送的数字信号进行告警和误码的插入;输出接口模块用于将数据缓存和时延插入模块及/或告警和误码插入模块处理后的待发送的数字信号输出至继电保护装置。本发明同时公开了一种继电保护数字通道的检测方法。本发明检测功能全、准确度高。
申请公布号 CN101504435A 申请公布日期 2009.08.12
申请号 CN200910078419.8 申请日期 2009.02.20
申请人 电信科学技术仪表研究所 发明人 朱世雄;郭立华;杨洪斌;马超;杜俊兴;申学军
分类号 G01R31/00(2006.01)I;H04L1/00(2006.01)I 主分类号 G01R31/00(2006.01)I
代理机构 北京派特恩知识产权代理事务所(普通合伙) 代理人 王黎延;迟 姗
主权项 1、一种继电保护数字通道的检测装置,包括输入接口模块、告警和误码检测模块、输出接口模块,其特征在于,所述检测装置还包括数据缓存和时延插入模块、告警和误码插入模块中的至少一个,其中,所述输入接口模块用于接收继电保护装置发送的待检测数字信号;所述告警和误码检测模块用于对所述待检测数字信号进行告警和误码的检测;所述数据缓存和时延插入模块用于对待发送的数字信号进行缓存并插入时延;所述告警和误码插入模块用于对待发送的数字信号进行告警和误码的插入;所述输出接口模块用于将所述数据缓存和时延插入模块及/或所述告警和误码插入模块处理后的待发送的数字信号按其目的地址输出至该目的地址对应的继电保护装置。
地址 101149北京市通州区北苑155号